2MHz的数据时钟恢复电路,包括鉴相器、分频器及滤波器
/dl/312182.html
标签: 2MHz 数据 时钟恢复 电路
上传时间: 2013-12-26
上传用户:电子世界
该程序实现跑马灯效果,跑马灯共4个状态循环显示,本程序只使用了4个LED显示,可改变程序中的输出位数,增加显示位数。 INT_DIV 模块用于对主频进行分频,该实验中采用主频为50MHz的频率,进过分频产生5Hz的频率,以便在实验板上显示。(如果不分频直接用于实验板,LED将显示一直是亮的。) LED 模块用于产生4种不同的状态进 ...
/dl/317739.html
标签: 跑马灯 程序 状态 循环显示
上传时间: 2014-12-08
上传用户:youth25
该程序实现一个频率计,测量范围:1-49999999赫兹,用8为数码管扫描显示出被测信号的频率。 INT_DIV模块用于对系统的频率进行分频,此模块的输出信号为被测信号的频率,可以自己设定分频系数,验证频率计的功能,实际应用中,可去掉此模块,直接把待测信号加到CLKCIN端即可。 MYPINLVJI模块是实现频率计的主程序,对系统时 ...
/dl/318799.html
标签: 程序 频率计
上传时间: 2013-12-30
上传用户:ommshaggar
本文件包括多路选择器器建模,译码器实验程序,加法器实验程序,比较器实验程序,计数器建模,I2C接口标准建模源码,串行接口RS232标准建模源码标准,LCM建模源码,时钟6分频源码,串并转化源码。 ,对于硬件设计初学者来说有一定的参考价值。 ...
/dl/318858.html
标签: 多路 选择器 建模
上传时间: 2014-01-21
上传用户:stvnash
用FPGA实现了RS232异步串行通信,所用语言是VHDL,另外本人还有Verilog的欢迎交流学习,根据RS232 异步串行通信来的帧格式,在FPGA发送模块中采用的每一帧格式为:1位开始位+8位数据位+1位奇校验位+1位停止位,波特率为2400。由设置的波特率可以算出分频系数,具体算法为分频系数X=CLK/(BOUND*2)。 ...
/dl/320336.html
标签: FPGA 232 RS 异步串行通信
上传时间: 2013-11-29
上传用户:ve3344
EDA实验--UART串口实验:UART 主要有由数据总线接口、控制逻辑、波特率发生器、发送部分和接收部分等组成。UART 发送器 --- 发送器每隔16 个CLK16 时钟周期输出1 位,次序遵循1位起始位、8位数据位(假定数据位为8位)、1位校验位(可选)、1位停止位。 UART 接收器 --- 串行数据帧和接收时钟是异步的,发送来的数据由逻 ...
/dl/320690.html
标签: UART EDA CLK 实验
上传时间: 2014-01-25
上传用户:xsnjzljj
四位计数器 计数器是数字系统中用得较多的基本逻辑器件。它不仅能记录输入时钟脉冲的个数,还可以实现分频、定时、产生节拍脉冲和脉冲序列等。例如,计算机中的时序发生器、分频器、指令计数器等都要使用计数器。
/dl/320953.html
标签: 计数器 数字系统 脉冲 逻辑器件
上传时间: 2013-12-22
上传用户:maizezhen
Intel8253应用——发声控制 Intel8253通道工作过程是:按本通道中给定的初值n,对输入时钟信号频率f进行n分频,输出频率为F的分频信号,即F=f/n. 从而在通道输出引线周围产生一种与频率F波形对应的电磁波,若用此电磁波控制一扬声器,则可听到与该电磁波对应的声音。 ...
/dl/327474.html
标签: Intel 8253 发声 初值
上传时间: 2016-08-01
上传用户:3到15
编程将8253计数器0,计数器1的工作方式设定为方式2,用作分频器,定时器2工作在方式3,方波;定时器0的输出作为定时器1的输入,定时器1的输出作为定时器2的输入,定时器2的输出接在LED上,运行后可观察到该LED灯在不停的闪烁。 ...
/dl/338086.html
标签: 8253 编程 计数器
上传时间: 2016-08-26
上传用户:LIKE
主从模式粗粒级并行算法C程序:这是我以前研究生期间编写的叠前地震成像C源码,通过调用mpi库函数实现分频并行计算,为了实现负载均衡,采用了主从模式,由主节点负责任务的分发。 若需进一步了解,可通过版主与我联系讨论。 ...
/dl/338280.html
标签: 模式 并行算法 C程序 地震
上传时间: 2016-08-27
上传用户:aysyzxzm
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机