排序:上传时间 相关度 下载量 查看数

RS译码器 17396

按分类查找:

  • 2个4位二进制数相加的加法器件

    2个4位二进制数相加的加法器件,其结果显示在七段译码器中

    /dl/217632.html

    标签: 二进制数 加法 器件

    上传时间: 2015-11-04

    上传用户:chenjjer

  • 对符号进行huffman编码和解码的程序

    对符号进行huffman编码和解码的程序,GUI界面,很好的学习压缩及解压缩技术。哈夫曼编/译码器V2.0

    /dl/263387.html

    标签: huffman 符号 程序 编码

    上传时间: 2014-01-23

    上传用户:ljmwh2000

  • 7段数码是纯组合电路

    7段数码是纯组合电路,通常的小规模专用IC,如74或4000系列的器件只能作十进制BCD码译码,然而数字系统中的数据处理和运算都是2进制的,所以输出表达都是16进制的,为了满足16进制数的译码显示,最方便的方法就是利用VHDL译码程序在FPGA或CPLD中实现。本项实验很容易实现这一目的。例6-1作为7段BCD码译码器的设计,输出信号 ...

    /dl/268462.html

    标签: 数码 组合电路

    上传时间: 2014-01-08

    上传用户:wff

  • 本点阵电子显示屏系统以STC89C52单片机作为控制核心

    本点阵电子显示屏系统以STC89C52单片机作为控制核心,其外围电路包括存储器扩展模块、LED显示电路模块、驱动电路模块、PC通信电路模块。其中,控制芯片的行驱动用2个74LS138构成4-16译码器,采用1/16扫描方式。列驱动采用74HC595驱动,一个汉字用2个74HC595控制。系统同时扩展了SRAM芯片6116和Flash ROM 29C020芯片, 系统 ...

    /dl/275001.html

    标签: STC 89C C52 89

    上传时间: 2014-06-24

    上传用户:lyy1234

  • 巴克码生成与测试电路。 当计数脉冲不断进入由Q3Q2Q1组成的三位二进制异步计数器时

    巴克码生成与测试电路。 当计数脉冲不断进入由Q3Q2Q1组成的三位二进制异步计数器时,3-8译码器的8个输出经反相器后顺序输出高电平。其中五路信号经“或非”后再和其中3路“或”,在Y端便可顺序产生11000100代码序列。

    /dl/285424.html

    标签: Q3Q2Q1 测试电路 二进制 异步计数器

    上传时间: 2016-04-18

    上传用户:极客

  • 一个数码管显示的测试程序

    一个数码管显示的测试程序,内含加法器、减法器,4-7译码器,计数器等。

    /dl/289503.html

    标签: 数码管显示 测试程序

    上传时间: 2013-11-28

    上传用户:851197153

  • 卫星通信中的

    卫星通信中的,viterbi译码器matlab程序,适用于多输入所输出

    /dl/298690.html

    标签: 卫星通信

    上传时间: 2014-11-25

    上传用户:123啊

  • 本科教育的实体实例

    本科教育的实体实例,其中包括3-8译码器,D触发器等逻辑模块,可以位初学CPLD的爱好者提供方便

    /dl/307172.html

    标签: 实体

    上传时间: 2014-01-07

    上传用户:Pzj

  • 用AT89S51单片机的P0.0/AD0-P0.7/AD7端口接数码管的a-h端

    用AT89S51单片机的P0.0/AD0-P0.7/AD7端口接数码管的a-h端,8位数码管的S1-S8通过74LS138译码器的Y0-Y7来控制选通每个数码管的位选端。AT89S51单片机的P1.0-P1.2控制74LS138的A,B,C端子。在8位数码管上从右向左循环显示“12345678”。能够比较平滑地看到拉幕的效果。 ...

    /dl/309486.html

    标签: AD 0.0 0.7 89S

    上传时间: 2016-06-17

    上传用户:wanghui2438

  • 50个VHDL常用的模块

    50个VHDL常用的模块,包括计数器,译码器,编码器,锁存器等等,可供参考

    /dl/312754.html

    标签: VHDL 模块

    上传时间: 2013-12-21

    上传用户:ynsnjs