ddr 2 接口读写测试模块 ddr 2 接口读写测试模块
资源简介:ddr 2 接口读写测试模块 ddr 2 接口读写测试模块
上传时间: 2016-06-08
上传用户:lhc9102
资源简介:此模块用于"PS/2接口的鼠标或键盘"与"具有外部读写的8位并口单片机"双向通信模块. Verilog HDL语言编写,在Quartus II 8.1 (32-Bit)软件中编译,并下载至EPM7128SLC84-10芯片中通过. 文件中有详细的注解. 此模块具有对于PS/2时钟和数据线的滤波功能,这...
上传时间: 2017-02-20
上传用户:集美慧
资源简介:I2C(Inter Integrated Circuits)是Philips公司开发的用于芯片之间连接的串行总线,以其严格的规范、卓越的性能、简便的操作和众多带I2C接口的外围器件而得到广泛的应用并受到普遍的欢迎。 现场可编程门阵列(FPGA)设计灵活、速度快,在数字专用集成电路的设计...
上传时间: 2013-06-27
上传用户:liuchee
资源简介:I2C(Inter Integrated Circuits)是Philips公司开发的用于芯片之间连接的串行总线,以其严格的规范、卓越的性能、简便的操作和众多带I2C接口的外围器件而得到广泛的应用并受到普遍的欢迎。 现场可编程门阵列(FPGA)设计灵活、速度快,在数字专用集成电路的设计...
上传时间: 2013-06-08
上传用户:再见大盘鸡
资源简介:基于C8051F330的24c04测试程序 利用I2C接口直接对其读写
上传时间: 2015-12-05
上传用户:kjl
资源简介:FIFO(先进先出队列)通常用于数据的缓存和用于容纳异步信号的频率或相位的差异。本FIFO的实现是利用 双口RAM 和读写地址产生模块来实现的.FIFO的接口信号包括异步的写时钟(wr_clk)和读时钟(rd_clk)、 与写时钟同步的写有效(wren)和写数据(wr_data)...
上传时间: 2014-01-25
上传用户:赵云兴
资源简介:Linux 2.6.24通过SMBUS总线(也类似于i2c总线)读写内存上的SPD信息。里面包含驱动和测试程序。再PC机上反复测试过,使用OK!本人2个星期的工作量。
上传时间: 2013-12-20
上传用户:zhuoying119
资源简介:tms320lf2407中SPI模块与25AA320(EEPROM)读写程序,解压后,目录有CCS2.2环境下的所有程序,可以直接运行
上传时间: 2015-06-20
上传用户:songnanhua
资源简介:多用户多级目录的文件系统,(1)具有login (用户登录) (2)系统初始化(建文件卷、提供登录模块) (3)文件的创建: create (4)文件的打开:open (5)文件的读:read (6)文件的写:write (7)文件关闭:close (8)删除文件:delete (9)创...
上传时间: 2014-01-03
上传用户:love_stanford
资源简介:本程序包含:EEPROM的功能模型(eeprom.v)、读/写EEPROM的verilog HDL 行为模块(eeprom_wr.v)、信号产生模块(signal.v)和顶层模块(top.v) ,这样可以有一个完整的EEPROM的控制模块和测试文件,本文件通过测试。
上传时间: 2017-01-22
上传用户:lanjisu111