排序:上传时间 相关度 下载量 查看数

90度双塑排针图纸 6738

按分类查找:

  • pcb设计规范

         如果 PCB 用排线连接,控制排线对应的插头插座必须成直线,不交叉、不扭曲。      连续的 40PIN 排针、排插必须隔开 2mm 以上。      考虑信号流向,合理安排布局,使信号流向尽可能保持一致。    &nb ...

    /dl/742674.html

    标签: pcb 设计规范

    上传时间: 2021-06-25

    上传用户:xiangshuai

  • STM32L475开发板PDF原理图+AD集成3D封装库+主要器件技术手册

    STM32L475开发板PDF原理图+AD集成3D封装库+主要器件技术手册,集成封装库型号列表如下:Library Component Count : 44Name                Description----------------------------------------------------------------------------------------------------ANT-2.4G  &nbs ...

    /dl/747256.html

    标签: stm32l475 开发板

    上传时间: 2021-12-15

    上传用户:2431247090

  • Altera(Intel)_MAX10_10M02SCU169开发板资料硬件参考设计+逻辑例程

    Altera(Intel)_MAX10_10M02SCU169开发板资料硬件参考设计+逻辑例程.QM_MAX10_10M02SCU169开发板主要特征参数如下所示: 主控CPLD:10M02SCU169C8G; 主控CPLD外部时钟源频率:50MHz; 10M02SCU169C8G芯片内部自带丰富的Block RAM资源; 10M02SCU169C8G芯片逻辑单元数为2K LE; QM_MAX10_10M02SCU169开发板板载Sil ...

    /dl/833830.html

    标签: altera intel max10

    上传时间: 2022-05-11

    上传用户:zhengtiantong

  • Altera(Intel)_Cyclone10_10CL006开发板资料硬件参考设计+逻辑例程

    Altera(Intel)_Cyclone10_10CL006开发板资料硬件参考设计+逻辑例程。QM_Cyclone10_10CL006开发板主要特征参数如下所示: 主控FPGA:10CL006YU256C8G; 主控FPGA外部时钟源频率:50MHz; 10CL006YU256C8G芯片内部自带丰富的Block RAM资源; 10CL006YU256C8G芯片逻辑单元数为6K LE; QM_Cyclone10_10CL006开发板板 ...

    /dl/833831.html

    标签: altera intel cyclone10

    上传时间: 2022-05-11

    上传用户:qingfengchizhu

  • Altera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程

    Altera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程Cyclone IV EP4CE15核心板主要特征参数如下所示:➢ 主控FPGA:EP4CE15F23C8N;➢ 主控FPGA外部时钟源频率:50MHz;➢ EP4CE15F23C8N芯片内部自带丰富的Block RAM资源;➢ EP4CE15F23C8N芯片逻辑单元数为15K LE;➢ Cyclone IV EP4CE15板载W25Q064 SPI Fl ...

    /dl/833833.html

    标签: altera intel cyclone

    上传时间: 2022-05-11

    上传用户:zhanglei193

  • 烧写APM板的bootloader

    所需工具材料1、一个 AVRusbasp编程器以及相应的烧写软件,推荐 progisp1.722、AVR的USB自编程软件Fip,下载链接htt/www.atmel.com/tools/FLIP.aspx电脑中如果已经装过java,选择小的那个,如果没有,选择大的那个含jave的进行下载3、准备三个hex文件,分别是 Atmega2560的 bootloader文件、32u2的 bootloader文件和32u2的ppm程序 ...

    /dl/841128.html

    标签: apm bootloader

    上传时间: 2022-07-28

    上传用户:tigerwxf1

  • 应用于十万门FPGA的全数字锁相环设计

    在过去的十几年间,FPGA取得了惊人的发展:集成度已达到1000万等效门、速度可达到400~500MHz。随着FPGA的集成度不断增大,在高密度FPGA中,芯片上时钟的分布质量就变得越来越重要。时钟延时和时钟相位偏移已成为影响系统性能的重要因素。现在,解决时钟延时问题主要使用时钟延时补偿电路。 为了消除FPGA芯片内的时钟延时, ...

    /dl/13062.html

    标签: FPGA 应用于 全数字 锁相环

    上传时间: 2013-07-06

    上传用户:LouieWu

  • 场效应管四路模块使用说明

    一、 尺寸:长63mmX宽48mmX高16mm 二、 主要芯片:FR1205(NMOS) 三、 输入控制电压:直流5V 输出控制电压12V~55V,电流为44A 四、串口下载程序 五、 特点: 1、输入控制电源与被控电源隔离 2、具有四路输出信号指示。 3、具有四路光耦隔离 4、四路输入信号低电平有效时有效 5、输入使用排针可方便与单片机设备相连 6、输出 ...

    /dl/20577.html

    标签: 场效应管 使用说明 模块

    上传时间: 2013-10-09

    上传用户:zhf01y

  • 继电器数显温度采集模拟开关量输入控制板

    1、可编程(通过下载排针可下载程序) 2、具有两路数字量(IN0和IN1)控制/检测信号输入端 3、两路AD模拟量输入(A1和A2) 4、两个按键输入 5、两路继电器输出指示灯 6、可控制两路交流220V/10A一下设备。(最大控制设备2000W) 7、板子带有防反接二极管 8、标准的11.0592晶振 ...

    /dl/20578.html

    标签: 继电器 数显 开关量 控制板

    上传时间: 2013-10-20

    上传用户:wawjj

  • Protel DXP快捷键大全

    enter——选取或启动 esc——放弃或取消 f1——启动在线帮助窗口 tab——启动浮动图件的属性窗口 pgup——放大窗口显示比例 pgdn——缩小窗口显示比例 end——刷新屏幕 del——删除点取的元件(1个) ctrl+del——删除选取的元 ...

    /dl/21521.html

    标签: Protel DXP 快捷键

    上传时间: 2013-12-29

    上传用户:13033095779