排序:上传时间 相关度 下载量 查看数

高速电路板 2890

按分类查找:

  • 16位高速模数转换模块的设计及其动态性能测试

    本文结合研究所科研项目需要,基于16 位高速ADC 芯片LTC2204,设计了一种满足课题要求的高速度高性能的16 位模数转换板卡方案。该方案中的输入电路和时钟电路采用差分结构,输出电路采用锁存器隔离结构,电源电路采用了较好的去耦措施,并且注重了板卡接地设计,使其具有抗噪声干扰能力强、动态性能好、易实现的特点。 ...

    /dl/21133.html

    标签: 模数转换 模块 动态 性能测试

    上传时间: 2013-11-10

    上传用户:cc1

  • 5 Gsps高速数据采集系统的设计与实现

    以某高速实时频谱仪为应用背景,论述了5 Gsps采样率的高速数据采集系统的构成和设计要点,着重分析了采集系统的关键部分高速ADC(analog to digital,模数转换器)的设计、系统采样时钟设计、模数混合信号完整性设计、电磁兼容性设计和基于总线和接口标准(PCI Express)的数据传输和处理软件设计。在实现了系统硬件的基 ...

    /dl/21287.html

    标签: Gsps 高速数据 采集系统

    上传时间: 2014-11-26

    上传用户:黄蛋的蛋黄

  • 新一代高速定位模块QD75M详解

    电子发烧友网为大家提供了新一代高速定位模块QD75M详解,希望看完之后你对高速定位模块QD75M有一个全面的认识。

    /dl/21289.html

    标签: 75M QD 75 定位模块

    上传时间: 2013-10-22

    上传用户:stvnash

  • 针对高速应用的电流回授运算放大器

    讯号路径设计讲座(9)针对高速应用的电流回授运算放大器电流回授运算放大器架构已成为各类应用的主要解决方案。该放大器架构具有很多优势,并且几乎可实施于任何需要运算放大器的应用当中。电流回授放大器没有基本的增益频宽产品的局限,随着讯号振幅的增加,而频宽损耗依然很小就证明了这一点。由于大讯号具有极小的失真, ...

    /dl/21403.html

    标签: 电流 运算放大器

    上传时间: 2013-10-19

    上传用户:黄蛋的蛋黄

  • 时钟分相技术应用

    摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。 关键词: 时钟分相技术; 应用 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的 性能。尤其现代电子系统对性能的越来越高 ...

    /dl/21436.html

    标签: 时钟 分相 技术应用

    上传时间: 2013-12-17

    上传用户:xg262122

  • 高速数字系统设计下载pdf

    高速数字系统设计下载pdf:High-Speed Digital SystemDesign—A Handbook ofInterconnect Theory and DesignPracticesStephen H. HallGarrett W. HallJames A. McCallA Wiley-Interscience Publication JOHN WILEY & SONS, INC.New York • Chichester • Weinheim • Brisbane • Singapore • To ...

    /dl/21448.html

    标签: 高速数字 系统设计

    上传时间: 2013-10-26

    上传用户:缥缈

  • 运行典型高速ADC评估板设置

    运行典型高速ADC评估板设置

    /dl/21504.html

    标签: ADC 运行 典型 评估板

    上传时间: 2013-10-22

    上传用户:ly1994

  • 高速ADC模拟输入接口考虑

    采用高输入频率、高速模数转换器(ADC)的系统设计是一项具挑战性的任务。ADC输入接口设计有6个主要条件:输入阻抗、输入驱动、带宽、通带平坦度、噪声和失真。

    /dl/21511.html

    标签: ADC 模拟输入 接口

    上传时间: 2013-10-21

    上传用户:chukeey

  • 高速数据转换器评估平台(HSDCEP)用户指南评估

    高速数据转换器评估平台(HSDCEP)是基于PC的平台,提供评估Maxim RF数/模转换器(RF-DAC,支持更新速率≥ 1.5Gsps)和Maxim数字上变频器(DUC)的齐全工具。HSDCEP可以在每对数据引脚产生速率高达1.25Gbps的测试码型,支持多达4条并行16位LVDS总线。通过USB 2.0端口将最长64兆字(Mw)、每字16位宽的数据码型装载至HSDCEP存储 ...

    /dl/21514.html

    标签: HSDCEP 高速数据 转换器 评估平台

    上传时间: 2013-10-25

    上传用户:zycidjl

  • PADS Logic_Layout原理图与电路板设计

    PADS Logic_Layout原理图与电路板设计

    /dl/21533.html

    标签: Logic_Layout PADS 原理图 电路板设计

    上传时间: 2014-12-24

    上传用户:sunjet