摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。
关键词: 时钟分相技术; 应用
中图分类号: TN 79 文献标识码:A 文章编号: 025820934 (2000) 0620437203
时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的
性能。尤其现代电子系统对性能的越来越高的要求, 迫使我们集中更多的注意力在更高频率、
更高精度的时钟设计上面。但随着系统时钟频率的升高。我们的系统设计将面临一系列的问
题。
1) 时钟的快速电平切换将给电路带来的串扰(Crosstalk) 和其他的噪声。
2) 高速的时钟对电路板的设计提出了更高的要求: 我们应引入传输线(T ransm ission
L ine) 模型, 并在信号的匹配上有更多的考虑。
3) 在系统时钟高于100MHz 的情况下, 应使用高速芯片来达到所需的速度, 如ECL 芯
片, 但这种芯片一般功耗很大, 再加上匹配电阻增加的功耗, 使整个系统所需要的电流增大, 发
热量增多, 对系统的稳定性和集成度有不利的影响。
4) 高频时钟相应的电磁辐射(EM I) 比较严重。
所以在高速数字系统设计中对高频时钟信号的处理应格外慎重, 尽量减少电路中高频信
号的成分, 这里介绍一种很好的解决方法, 即利用时钟分相技术, 以低频的时钟实现高频的处
理。
1 时钟分相技术
我们知道, 时钟信号的一个周期按相位来分, 可以分为360°。所谓时钟分相技术, 就是把
时钟周期的多个相位都加以利用, 以达到更高的时间分辨。在通常的设计中, 我们只用到时钟
的上升沿(0 相位) , 如果把时钟的下降沿(180°相位) 也加以利用, 系统的时间分辨能力就可以
提高一倍(如图1a 所示)。同理, 将时钟分为4 个相位(0°、90°、180°和270°) , 系统的时间分辨就
可以提高为原来的4 倍(如图1b 所示)。
以前也有人尝试过用专门的延迟线或逻辑门延时来达到时钟分相的目的。用这种方法产生的相位差不够准确, 而且引起的时间偏移(Skew ) 和抖动
(J itters) 比较大, 无法实现高精度的时间分辨。
近年来半导体技术的发展, 使高质量的分相功能在一
片芯片内实现成为可能, 如AMCC 公司的S4405, CY2
PRESS 公司的CY9901 和CY9911, 都是性能优异的时钟
芯片。这些芯片的出现, 大大促进了时钟分相技术在实际电
路中的应用。我们在这方面作了一些尝试性的工作: 要获得
良好的时间性能, 必须确保分相时钟的Skew 和J itters 都
比较小。因此在我们的设计中, 通常用一个低频、高精度的
晶体作为时钟源, 将这个低频时钟通过一个锁相环(PLL ) ,
获得一个较高频率的、比较纯净的时钟, 对这个时钟进行分相, 就可获得高稳定、低抖动的分
相时钟。
这部分电路在实际运用中获得了很好的效果。下面以应用的实例加以说明。2 应用实例
2. 1 应用在接入网中
在通讯系统中, 由于要减少传输
上的硬件开销, 一般以串行模式传输
图3 时钟分为4 个相位
数据, 与其同步的时钟信号并不传输。
但本地接收到数据时, 为了准确地获取
数据, 必须得到数据时钟, 即要获取与数
据同步的时钟信号。在接入网中, 数据传
输的结构如图2 所示。
数据以68MBös 的速率传输, 即每
个bit 占有14. 7ns 的宽度, 在每个数据
帧的开头有一个用于同步检测的头部信息。我们要找到与它同步性好的时钟信号, 一般时间
分辨应该达到1ö4 的时钟周期。即14. 7ö 4≈ 3. 7ns, 这就是说, 系统时钟频率应在300MHz 以
上, 在这种频率下, 我们必须使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其
典型门延迟为340p s) , 如前所述, 这样对整个系统设计带来很多的困扰。
我们在这里使用锁相环和时钟分相技术, 将一个16MHz 晶振作为时钟源, 经过锁相环
89429 升频得到68MHz 的时钟, 再经过分相芯片AMCCS4405 分成4 个相位, 如图3 所示。
我们只要从4 个相位的68MHz 时钟中选择出与数据同步性最好的一个。选择的依据是:
在每个数据帧的头部(HEAD) 都有一个8bit 的KWD (KeyWord) (如图1 所示) , 我们分别用
这4 个相位的时钟去锁存数据, 如果经某个时钟锁存后的数据在这个指定位置最先检测出这
个KWD, 就认为下一相位的时钟与数据的同步性最好(相关)。
根据这个判别原理, 我们设计了图4 所示的时钟分相选择电路。
在板上通过锁相环89429 和分相芯片S4405 获得我们所要的68MHz 4 相时钟: 用这4 个
时钟分别将输入数据进行移位, 将移位的数据与KWD 作比较, 若至少有7bit 符合, 则认为检
出了KWD。将4 路相关器的结果经过优先判选控制逻辑, 即可输出同步性最好的时钟。这里, 我们运用AMCC 公司生产的
S4405 芯片, 对68MHz 的时钟进行了4 分
相, 成功地实现了同步时钟的获取, 这部分
电路目前已实际地应用在某通讯系统的接
入网中。
2. 2 高速数据采集系统中的应用
高速、高精度的模拟- 数字变换
(ADC) 一直是高速数据采集系统的关键部
分。高速的ADC 价格昂贵, 而且系统设计
难度很高。以前就有人考虑使用多个低速
图5 分相技术应用于采集系统
ADC 和时钟分相, 用以替代高速的ADC, 但由
于时钟分相电路产生的相位不准确, 时钟的
J itters 和Skew 比较大(如前述) , 容易产生较
大的孔径晃动(Aperture J itters) , 无法达到很
好的时间分辨。
现在使用时钟分相芯片, 我们可以把分相
技术应用在高速数据采集系统中: 以4 分相后
图6 分相技术提高系统的数据采集率
的80MHz 采样时钟分别作为ADC 的
转换时钟, 对模拟信号进行采样, 如图5
所示。
在每一采集通道中, 输入信号经过
缓冲、调理, 送入ADC 进行模数转换,
采集到的数据写入存储器(M EM )。各个
采集通道采集的是同一信号, 不过采样
点依次相差90°相位。通过存储器中的数
据重组, 可以使系统时钟为80MHz 的采
集系统达到320MHz 数据采集率(如图6 所示)。
3 总结
灵活地运用时钟分相技术, 可以有效地用低频时钟实现相当于高频时钟的时间性能, 并
避免了高速数字电路设计中一些问题, 降低了系统设计的难度。
资源简介:摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。 关键词: 时钟分相技术; 应用 中图分类号: TN 79 文献标识码:A 文章编号: 025820934 (2000) 0620437203 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直...
上传时间: 2013-12-17
上传用户:xg262122
资源简介:关于在FPGA或CPLD锁相环PLL原理与应用,介绍用FPGA的分频技术.
上传时间: 2016-05-12
上传用户:edisonfather
资源简介:PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), 数字锁相技术在通信领域应用非常广泛,本例用VHDL描述了一个锁相环作为参考,源码已经调试过。编译器synplicty.Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致,...
上传时间: 2013-12-31
上传用户:hphh
资源简介:小数分频技术解决了锁相环频率合成器中的频率分辨率和转换时间的矛盾, 但是却引入了严重的相位噪声, 传统的相位补偿方法由于对Aö D 等数字器件的要求很高并具有滞后性实现难度较大。$2 调制器对噪声具有整形的功 能, 因而将多阶的$2 调制器用于小数分频...
上传时间: 2017-01-04
上传用户:498732662
资源简介:随着电子技术的快速发展,各种电子设备对时间精度的要求日益提升。在卫星发射、导航、导弹控制、潜艇定位、各种观测、通信等方面,时钟同步技术都发挥着极其重要的作用,得到了广泛的推广。对于分布式采集系统来说,中心主站需要对来自于不同采集设备的采集数...
上传时间: 2013-08-05
上传用户:lz4v4
资源简介:wavelet_fractal_compressor小波技术与分形技术相结合进行图像压缩,压缩效果好,但是运行时间比较长。作为实验还是可以用的
上传时间: 2016-09-06
上传用户:qw12
资源简介:人工智能 分词技术 B8特征提取算法及其在文本聚类中的应用
上传时间: 2013-11-25
上传用户:aysyzxzm
资源简介:对舰空导弹拦截反舰导弹作战过程进行分 析,然后应用离散事件仿真理论,通过实体流图法建立仿真模型,采用事件调度法推进仿真时钟前进,使用概率统计方法对 仿真结果进行处理并得出结论。
上传时间: 2017-01-31
上传用户:gonuiln
资源简介:实现对时钟信号的技术分频,程序简单易懂,对于初学VHDL者来说,提供了一个良好的方法。
上传时间: 2013-12-26
上传用户:asddsd
资源简介:初学着 hibernate 基本应用 基本语法, Hibernate 高级分页技术 以及分页是要注意的地方
上传时间: 2014-01-08
上传用户:zhuimenghuadie