排序:上传时间 相关度 下载量 查看数

高速模数转换器 28201

按分类查找:

  • 12位4通道并行串行模数转换芯片ADS7824的原理及应用

    ADS7824是美国BB公司生产的12位开关电容式逐次逼近型模/数转换芯片.它具有与CPU的并行/串行接口,功耗低,片上资源丰富,接口灵活等特点.文中详细介绍了ADS7824的工作原理、引脚定义、工作

    /dl/11653.html

    标签: 7824 ADS 4通道 并行

    上传时间: 2013-07-08

    上传用户:yy307115118

  • 用FPGA控制ADC0809的转换时序来完成模/数转换

    自己课程设计写的程序,用FPGA控制ADC0809的转换时序来完成模/数转换,然后将转换完的数字信号传递给0832

    /dl/18464.html

    标签: FPGA 0809 ADC 转换

    上传时间: 2013-08-30

    上传用户:小宝爱考拉

  • MT-009 数据转换器代码——您能解译这些代码吗?

    模数转换器(ADC)将模拟量——现实世界中绝大部分现象的特征——转换为数字语言,以便用于信息处理、计算、数据传输和控制系统。数模转换器(DAC)则用于将发送或存储的数据,或者数字处理的结果,再转换为现实世界的变量,以便控制、显示信息或进一步进行模拟处理 ...

    /dl/20402.html

    标签: 009 代码 MT 数据转换器

    上传时间: 2014-11-30

    上传用户:784533221

  • 基于ADC0809的模数转换设计与调试

    摘要:模数转换是微机测控系统的重要组成部分。论文阐述了微机测控系统中模数转换的应用和软件设计.介绍了模数转换接口电路的测试、故障分析与检测方法。

    /dl/20451.html

    标签: 0809 ADC 模数转换 调试

    上传时间: 2013-10-23

    上传用户:天空说我在

  • ADI最新数据转换器基础知识汇总

      电子发烧友网核心提示:本文是关于ADI数据转换器基础知识精华集锦,其中阐述了逐次逼近模数转换器的基本原理、算法及优缺点;ADC和DAC的直流规格和交流规格分析;DAC数模转换器详解及应用举例。   一、逐次逼近型模数转换器   1.基本逐次逼近模数转换器 ...

    /dl/20626.html

    标签: ADI 数据转换器 基础知识

    上传时间: 2013-12-16

    上传用户:takako_yang

  • 高速ADC模拟输入接口考虑

    采用高输入频率、高速模数转换器(ADC)的系统设计是一项具挑战性的任务。ADC输入接口设计有6个主要条件:输入阻抗、输入驱动、带宽、通带平坦度、噪声和失真。

    /dl/21511.html

    标签: ADC 模拟输入 接口

    上传时间: 2013-10-21

    上传用户:chukeey

  • 峰值电流模升压转换器的动态斜坡补偿电路设计

    基于HHNEC 0.35um BCD工艺设计了一种应用于峰值电流模升压转换器的动态斜坡补偿电路。该电路能够跟随输入输出信号变化,相应给出适当的补偿量,从而避免了常规斜坡补偿所带来的系统带载能力低及瞬态响应慢等问题。经Cadence Spectre验证,该电路能够达到设计要求。 ...

    /dl/22447.html

    标签: 峰值 升压转换器 动态 电流模

    上传时间: 2013-10-11

    上传用户:ysystc699

  • 高速ADC的新型串行接口标准JESD204应用指南

    作为具有丰富模拟器件设计经验的数据转换器领导企业, NXP半导体公司提供丰富多样的高质量的数据转换解决方案。  在NXP半导体公司的高速模数转换器(ADC)产品中,您可以根据最终应用选择最适合的产品,无论是行业应用产品,还是消费类电子产品。我们提供完整的解决方案以满足快速上市的需求,或者提供专用的产品,以满足 ...

    /dl/30680.html

    标签: JESD ADC 204 串行接口

    上传时间: 2013-11-25

    上传用户:refent

  • 基于FPGA的多路高速串并转换器设计

    高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。结果表明,采用Xilinx Virtex24 的ISE ...

    /dl/32712.html

    标签: FPGA 多路 串并转换

    上传时间: 2013-11-03

    上传用户:王小奇

  • 基于FPGA的多路高速串并转换器设计

    高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。结果表明,采用Xilinx Virtex24 的ISE ...

    /dl/40377.html

    标签: FPGA 多路 串并转换

    上传时间: 2013-11-17

    上传用户:hxy200501