专辑类-数字处理及显示技术专辑-106册-9138M 锁相环捕捉过程的定性分析-26页-0.9M-ppt.ppt
/dl/7128.html
标签: M-ppt 0.9 26
上传时间: 2013-04-24
上传用户:461449632
专辑类-数字处理及显示技术专辑-106册-9138M 集成锁相环路-原理-特性-应用-489页-6.8M.pdf
/dl/7151.html
标签: 489 6.8 集成
上传时间: 2013-07-03
上传用户:wpwpwlxwlx
专辑类-数字处理及显示技术专辑-106册-9138M --锁相环技术-377页-31.8M.pdf
/dl/7156.html
标签: 31.8 377 锁相环技术
上传时间: 2013-07-02
上传用户:zq70996813
锁相环PLL原理与应用教程,讲的通俗易懂
/dl/7744.html
标签: PLL 锁相环
上传时间: 2013-07-12
上传用户:lijinchuan
本文研究了高频感应加热电源的锁相控制技术。分别建立了定角与定时控制技术的MOSFET电压型谐振逆变器仿真模型,分析比较了两者的优缺点,从而得出了定角控制技术为较优的结论;通过理论分析与实验测量MOSFET损耗的方法对最优锁相角度的选取进行了探索;最后设计了以DSP为核心的定角锁相控制电路,并运用MATLAB软件进行了仿 ...
/dl/8599.html
标签: 高频感应 加热电源 锁相
上传时间: 2013-05-29
上传用户:lw4463301
用一片CPLD实现数字锁相环,用VHDL或V语言
/dl/8651.html
标签: CPLD VHDL 数字锁相环
上传时间: 2013-05-27
上传用户:hewenzhi
现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟偏差已成为影响系统性能的重要因素。目 ...
/dl/9146.html
标签: FPGA 全数字 延时
上传时间: 2013-06-10
上传用户:yd19890720
FPGA器件在通信、消费类电子等领域应用越来越广泛,随着FPGA规模的增大、功能的加强对时钟的要求也越来越高。在FPGA中嵌入时钟发生器对解决该问题是一个不错的选择。本论文首先,描述并分析了电荷泵锁相环时钟发生器的体系结构、组成单元及各单元的非理想特性;然后讨论并分析了电荷泵锁相环的小信号特性和瞬态特性;并给出 ...
/dl/11850.html
标签: FPGA 200 MHz 内嵌
上传用户:变形金刚
在过去的十几年间,FPGA取得了惊人的发展:集成度已达到1000万等效门、速度可达到400~500MHz。随着FPGA的集成度不断增大,在高密度FPGA中,芯片上时钟的分布质量就变得越来越重要。时钟延时和时钟相位偏移已成为影响系统性能的重要因素。现在,解决时钟延时问题主要使用时钟延时补偿电路。 为了消除FPGA芯片内的时钟延时, ...
/dl/13062.html
标签: FPGA 应用于 全数字 锁相环
上传时间: 2013-07-06
上传用户:LouieWu
随着现代集成电路技术的发展,锁相环已经成为集成电路设计中非常重要的一个部分,所以对锁相环的研究具有积极的现实意义。然而传统的锁相环大多是数模混合电路,在工艺上与系统芯片中的数字电路存在兼容问题。因此设计一... ...
/dl/13358.html
标签: FPGA 全数字 锁相环
上传时间: 2013-06-09
上传用户:mosliu
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机