排序:上传时间 相关度 下载量 查看数

钽电容 1147

按分类查找:

  • 电容性负载稳定性输出引脚补偿

    运放

    /dl/20827.html

    标签: 电容性 引脚 负载稳定性 补偿

    上传时间: 2013-10-27

    上传用户:laozhanshi111

  • 电容性负载稳定性:RISO、高增益及 CF、噪声增益

    运放

    /dl/20831.html

    标签: RISO 电容性 增益 噪声增益

    上传时间: 2013-11-12

    上传用户:qingdou

  • 单端10-bit SAR ADC IP核的设计

    本设计通过采用分割电容阵列对DAC进行优化,在减小了D/A转换开关消耗的能量、提高速度的基础上,实现了一款采样速度为1 MS/s的10-bit单端逐次逼近型模数转换器。使用cadence spectre 工具进行仿真,仿真结果表明,设计的D/A转换器和比较器等电路满足10-bit A/D 转换的要求,逐次逼近A/D转换器可以正常工作。 ...

    /dl/20874.html

    标签: bit SAR ADC 10

    上传时间: 2013-11-21

    上传用户:chukeey

  • 数字隔离器为工业电机驱动应用带来性能优势

    工业电机驱动中使用的电子控制必须能在恶劣的电气环境中提供较高的系统性能。电源电路会在电机绕组上导致电压沿激增现象,而这些电压沿则可以电容耦合进低电压电路之中。电源电路中,电源开关和寄生元件的非理想行为也会产生感性耦合噪声。控制电路与电机和传感器之间的长电缆形成多种路径,可将噪声耦合到控制反馈信号中 ...

    /dl/21013.html

    标签: 数字隔离器 工业电机 带来 性能

    上传时间: 2013-11-03

    上传用户:jhs541019

  • 带有增益提高技术的高速CMOS运算放大器设计

    设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流水线(Pipelined)ADC的运放。设计基于SMIC 0.25 μm CMOS工艺,在Cadence环境下对电路进行Spectre仿真。仿真结 ...

    /dl/21020.html

    标签: CMOS 增益提高 运算 放大器设计

    上传时间: 2014-12-23

    上传用户:jiiszha

  • 高等模拟集成电路

    近年来,随着集成电路工艺技术的进步,电子系统的构成发生了两个重要的变化: 一个是数字信号处理和数字电路成为系统的核心,一个是整个电子系统可以集成在一个芯片上(称为片上系统)。这些变化改变了模拟电路在电子系统中的作用,并且影响着模拟集成电路的发展。 数字电路不仅具有远远超过模拟电路的集成规模,而且具有可 ...

    /dl/21118.html

    标签: 模拟集成电路

    上传时间: 2013-11-13

    上传用户:chengxin

  • 大学物理实验RC电路时间常数的Multisim仿真测试

    基于探索大学物理电学实验仿真技术的目的,采用Multisim10仿真软件对RC电路时间常数参数进行了仿真实验测试。从RC电路电容充、放电时电容电压uC的表达式出发,分析了uC与时间常数之间的关系,给出了几种Multisim仿真测试时间常数的实验方案。仿真实验可直观形象地描述RC电路的工作过程及有关参数测试。将电路的硬件实验方式 ...

    /dl/21130.html

    标签: Multisim 大学物理 RC电路 仿真测试

    上传时间: 2013-11-10

    上传用户:R50974

  • 四大EMC设计技巧讲解

    EMC设计中的滤波器通常指由L,C构成的低通滤波器。滤波器结构的选择是由"最大不匹配原则"决定的。即在任何滤波器中,电容两端存在高阻 抗,电感两端存在低阻抗。

    /dl/21131.html

    标签: EMC 设计技巧

    上传时间: 2014-12-23

    上传用户:123啊

  • CMOS和TTL电路探讨

    通常以为TTL门的速度高于“CMOS门电路。影响TTL门电路工作速度的主要因素是电路内部管子的开关特性、电路结构及内部的各电阻数值。电阻数值越大,作速度越低。管子的开关时间越长,门的工作速度越低。门的速度主要体现在输出波形相对于输入波形上有“传输延时”tpd。将tpd与空载功耗P的乘积称“速度- ...

    /dl/21292.html

    标签: CMOS TTL 电路

    上传时间: 2013-11-22

    上传用户:DE2542

  • 寄生电容在升压变压器中的设计应用

    One of the most critical components in a step-up design like Figure 1 is the transformer. Transformers have parasitic components that can cause them to deviate from their ideal characteristics, and the parasitic capacitance associated with the secondary can cause large resonating current spikes on ...

    /dl/21364.html

    标签: 寄生电容 升压变压器 中的设计

    上传时间: 2013-11-22

    上传用户:15070202241