排序:上传时间 相关度 下载量 查看数

进程控 4627

按分类查找:

  • protel中CPLD器件的库可以方便的放进protel中

    protel中CPLD器件的库可以方便的放进protel中

    /dl/18445.html

    标签: protel CPLD 器件

    上传时间: 2013-08-29

    上传用户:thuyenvinh

  • Xilinx FPGA设计进阶(提高篇)

    Xilinx FPGA设计进阶(提高篇)

    /dl/18758.html

    标签: Xilinx FPGA 进阶

    上传时间: 2013-09-05

    上传用户:fdfadfs

  • DAC0832数模转换进单片机(中断)

    DAC0832数模转换进单片机(中断),C51下的Proteus仿真及C源程序,非常适合初学单片机的新手们学习

    /dl/19127.html

    标签: 0832 DAC 数模转换 单片机

    上传时间: 2013-09-24

    上传用户:1583060504

  • 基于AD603程控增益大功率宽带直流放大器的设计

    基于AD603程控增益大功率宽带直流放大器

    /dl/20201.html

    标签: 603 AD 程控 增益

    上传时间: 2013-11-15

    上传用户:13160677563

  • 基于DDFS的程控音频仪器测试信号源设计

    文中介绍一种基于DDFS(直接频率合成)技术的可编程音频仪器测试信号源设计。该系统采用单片机作为控制器,以FPGA(现场可编程门阵列)作为信号源的主要平台,利用DDFS技术产生一个按指数衰减的频率可调正弦衰减信号。测试结果表明,该系统产生的信号其幅度可以按指数规律衰减;其频率可以在1~4 KHz频率范围内按1 Hz步长步 ...

    /dl/20325.html

    标签: DDFS 程控 测试信号源 音频仪器

    上传时间: 2013-11-20

    上传用户:909000580

  • 基于多环锁相宽带细步进频率合成器的设计

    为了满足宽频段、细步进频率综合器的工程需求,对基于多环锁相的频率合成器进行了分析和研究。在对比传统单环锁相技术基础上,介绍了采用DDS+PLL多环技术实现宽带细步进频综,输出频段10~13 GHz,频率步进10 kHz,相位噪声达到-92 dBc/Hz@1 kHz,杂散抑制达到-68 dBc,满足实际工程应用需求。 ...

    /dl/20345.html

    标签: 锁相 宽带 合成器 步进频率

    上传时间: 2013-10-12

    上传用户:Late_Li

  • 基于AD603程控宽带放大器的设计

    本设计是采用AD603可控增益放大器芯片设计的一款高增益,高宽带直流放大器,采用两级级联放大电路了,提高了放大增益,扩展了通频带宽,而且具有良好的抗噪声系数,采用AT89S52芯片控制数模转换(DAC0832芯片)进行程控放大控制,在0—20MHz频带内,放大倍数在0-40dB之间进行调节,增益起伏为1dB。系统具有键盘输入预置 ...

    /dl/20617.html

    标签: 603 AD 程控 宽带放大器

    上传时间: 2013-11-03

    上传用户:zzbbqq99n

  • M进制可逆计数器的设计、仿真及实验

    M进制可逆计数器的设计、仿真及实验

    /dl/21031.html

    标签: 进制 计数器 仿真 实验

    上传时间: 2013-10-17

    上传用户:oojj

  • 采用归零法的N进制计数器原理

    计数器是一种重要的时序逻辑电路,广泛应用于各类数字系统中。介绍以集成计数器74LS161和74LS160为基础,用归零法设计N进制计数器的原理与步骤。用此方法设计了3种36进制计数器,并用Multisim10软件进行仿真。计算机仿真结果表明设计的计数器实现了36进制计数的功能。基于集成计数器的N进制计数器设计方法简单、可行,运用M ...

    /dl/21168.html

    标签: 归零法 N进制计数器原

    上传时间: 2013-10-11

    上传用户:gtzj

  • 基于选择进位32位加法器的硬件电路实现

    为了缩短加法电路运行时间,提高FPGA运行效率,利用选择进位算法和差额分组算法用硬件电路实现32位加法器,差额分组中的加法单元是利用一种改进的超前进位算法实现,选择进位算法可使不同的分组单元并行运算,利用低位的运算结果选择高位的进位为1或者进位为零的运算结果,节省了进位选择等待的时间,最后利用XILINX进行时 ...

    /dl/21478.html

    标签: 进位 加法器 硬件 电路实现

    上传时间: 2013-12-19

    上传用户:jshailingzzh