利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点 ...
/dl/17751.html
标签: CPLD VHDL 数字逻辑 器件
上传时间: 2013-08-11
上传用户:hn891122
这是一个用c51做的数字钟源代码,实现了时间设置,闹铃设置等一系列钟表的功能,并付上了硬件原理图,供大家学习和参考,我的qq:9577287
/dl/146904.html
标签: 9577287 c51 qq 数字
上传时间: 2015-04-30
上传用户:rishian
用复杂可编程逻辑器件(CPLD)实现的数字钟控系统
/dl/159468.html
标签: CPLD 可编程逻辑器件 数字 钟控
上传时间: 2015-06-02
上传用户:xymbian
这是用单片机实现的多功能数字钟,通过8255扩展端口,AD0809将模拟信号转换成数字信号进行处理,可以比较精确的测出电压值.
/dl/167661.html
标签: 8255 0809 AD 用单片机
上传时间: 2014-12-20
上传用户:gmh1314
用一片CPLD实现数字锁相环,用VHDL或V语言.
/dl/199924.html
标签: CPLD VHDL 数字锁相环 语言
上传时间: 2013-12-15
上传用户:dsgkjgkjg
/dl/199925.html
上传时间: 2013-12-24
上传用户:l254587896
/dl/199926.html
上传时间: 2014-01-07
上传用户:金宜
用VHDL语言实现DDS直接数字频率合成器的设计,采用正弦RAM表,可实现频率可控的正弦数字信号,编译、仿真通过。
/dl/212281.html
标签: VHDL DDS 语言 数字频率合成器
上传时间: 2014-01-04
上传用户:虫虫虫虫虫虫
智能全数字锁相环的设计用VHDL语言在CPLD上实现串行通信
/dl/218449.html
标签: VHDL CPLD 全数字 串行通信
上传时间: 2014-01-08
上传用户:weiwolkt
用单片机实现了数字钟,在其中有键盘,显示器,终端技术,中断计数定时
/dl/260209.html
标签: 用单片机 数字
上传时间: 2014-01-18
上传用户:JIUSHICHEN
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机