基于高速数字信号处理器(DSP) 和大规模现场可编程门阵列( FPGA) ,成功地研制了小型\\r\\n化、低功耗的实时视频采集、处理和显示平台. 其中的DSP 负责图像处理,其外围的全部数字逻辑功能都集成在一片FPGA 内,包括高速视频流FIFO、同步时序产生与控制、接口逻辑转换和对视频编/ 解码器进行设置的I2 C 控制核等. 通过增大FIFO ...
/dl/17598.html
标签: FPGA DSP 实时视频 采集
上传时间: 2013-08-08
上传用户:PresidentHuang
作为一个简明的教程,主要宗旨是让初学者快速地了解FPGA/SOPC(可编程片上系统)开发的流程。
/dl/17654.html
标签: FPGA SOPC 可编程片上系统 流程
上传时间: 2013-08-09
上传用户:hphh
这样就可以在FPGA内实现双口RAM了...
/dl/17801.html
标签: FPGA RAM 双口
上传时间: 2013-08-12
上传用户:squershop
FPGA/SOPC开发教程,片上系统快速入门教程
/dl/17807.html
标签: FPGA SOPC 开发教程 片上系统
上传用户:redmoons
通过 VLYNQ 把 Xilinx FPGA 作为 TI DSP 的外设.rar
/dl/17850.html
标签: Xilinx VLYNQ FPGA DSP
上传时间: 2013-08-13
上传用户:lz4v4
在CPLD内实现声调和时间的控制,在LATTICE的ISPLEVER6.1下编译通过。可以修改定时时间进行声调的修改
/dl/18018.html
标签: CPLD 声调 控制
上传时间: 2013-08-17
上传用户:ysystc699
基于FPGA的多功能数字钟的设计与实现 内附有详尽的Verilog HDL源码,其功能主要有:时间设置,时间显示,跑表,分频,日期设置,日期显示等
/dl/18055.html
标签: Verilog FPGA HDL 多功能
上传时间: 2013-08-18
上传用户:问题问题
使用CPLD仿真8088核,内有源程序和说明,可以参考
/dl/18206.html
标签: CPLD 8088 仿真 有源
上传时间: 2013-08-22
上传用户:eclipse
FPGA数字电子系统设计与开发实例导航光盘内附源码
/dl/18422.html
标签: FPGA 数字电子 开发实例 导航
上传时间: 2013-08-28
上传用户:r5100
8051工作于11.0592MHZ,RAM扩展为128KB的628128,FlashRom扩展为128KB的AT29C010A\r\n 128KB的RAM分成4个区(Bank) 地址分配为0x0000-0x7FFF\r\n 128KB的FlashRom分成8个区(Bank) 地址分配为0x8000-0xBFFF\r\n 为了使8051能访问整个128KB的RAM空间和128KB的FlashRom空间,在CPLD内建两个寄存器\r\n RamBankReg和FlashRomBankRe ...
/dl/18497.html
标签: 128 FlashRom 8051 KB
上传时间: 2013-08-30
上传用户:cainaifa
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机