现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟偏差已成为影响系统性能的重要因素。目 ...
/dl/9146.html
标签: FPGA 全数字 延时
上传时间: 2013-06-10
上传用户:yd19890720
数字三相锁相环中含有大量乘法运算和三角函数运算,占用大量的硬件逻辑资源。为此,提出一种数字三相锁相环的优化实现方案,利用乘法模块复用和CORDIC算法实现三角函数运算,并用Verilog HDL硬件描述语言对优化前后的算法进行了编码实现。仿真和实验结果表明,优化后的数字三相锁相环大大节省了FPGA的资源,并能快速、准确 ...
/dl/32702.html
标签: FPGA 数字 三相 优化设计
上传时间: 2013-11-15
上传用户:yjj631
/dl/40355.html
上传时间: 2013-10-22
上传用户:emhx1990
一种基于锁相环的数字频率合成器的设计
/dl/300486.html
标签: 锁相环 数字频率合成器
上传时间: 2016-05-26
上传用户:wpt
小数分频技术解决了锁相环频率合成器中的频率分辨率和转换时间的矛盾, 但是却引入了严重的相位噪声, 传统的相位补偿方法由于对Aö D 等数字器件的要求很高并具有滞后性实现难度较大。$2 调制器对噪声具有整形的功 能, 因而将多阶的$2 调制器用于小数分频合成器中可以很好地解决他的相位噪声的问题, 大大促进了小数分频技 ...
/dl/387640.html
标签: ouml 小数分频 锁相环 转换
上传时间: 2017-01-04
上传用户:498732662
专辑类-数字处理及显示技术专辑-106册-9138M 如何调试锁相环频率合成器-6页-0.1M.pdf
/dl/7077.html
标签: 0.1 调试 锁相环
上传时间: 2013-05-19
上传用户:sammi
专辑类-数字处理及显示技术专辑-106册-9138M 系统地分析锁相环相位噪声-386页-5.8M.pdf
/dl/7083.html
标签: 386 5.8
上传时间: 2013-06-21
上传用户:qw12
专辑类-数字处理及显示技术专辑-106册-9138M 锁相环频率合成器-张厥盛-260页-10.9M.pdf
/dl/7104.html
标签: 10.9 260 锁相环
上传时间: 2013-04-24
上传用户:ytu_zhouzaikui
专辑类-数字处理及显示技术专辑-106册-9138M 锁相环电路设计和调试心得-4页-0.1M.pdf
/dl/7105.html
标签: 0.1 锁相环 电路设计
上传用户:telukeji
专辑类-数字处理及显示技术专辑-106册-9138M 锁相环捕捉过程的定性分析-26页-0.9M-ppt.ppt
/dl/7128.html
标签: M-ppt 0.9 26
上传用户:461449632
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机