排序:上传时间 相关度 下载量 查看数

多时钟 20535

按分类查找:

  • 多制式数字视频信号转换电路的开发实践

      介绍了多制式数字视频信号转换电路的实验设计。其主要功能是对模拟视频信号进行解码和数字化,并作隔行/逐行转换、尺度变换、帧频转换等处理,同时为PDP整机提供行、场同步信号以及消隐和时钟信号等。

    /dl/21341.html

    标签: 制式 数字视频信号 实践 转换电路

    上传时间: 2013-12-16

    上传用户:nanshan

  • 时钟分相技术应用

    摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。 关键词: 时钟分相技术; 应用 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的 性能。尤其现代电子系统对性能的越来越高 ...

    /dl/21436.html

    标签: 时钟 分相 技术应用

    上传时间: 2013-12-17

    上传用户:xg262122

  • 基于ATC89C54的多功能电子万年历设计

    摘要: 多功能电子万年历的设计是以AT089C54单片机为核心,结合DS1 302时钟芯片和DS1 8820温度传感器构成单片机控制电路,实现时间、星期、公历和农历的日期、温度、二十四节气、生肖、公历节日、闹铃等功能,全部信息可通过1 2864点阵式液晶直观显示。整机电路使用+5V稳压电源,有掉电保护功能,可长时间稳定工作。 ...

    /dl/25956.html

    标签: ATC 89C C54 89

    上传时间: 2013-10-21

    上传用户:czl10052678

  • LaunchPad系统初始化及时钟配置

    MSP时钟多,把头都搞晕了,此文档能帮助你测定搞定LaunchPad系统时钟设置

    /dl/27606.html

    标签: LaunchPad 初始化 时钟配置

    上传时间: 2014-12-26

    上传用户:JasonC

  • ds1302时钟

    ds1302时钟材料,里面含有挺多的材料,足以够设计出时钟。

    /dl/28582.html

    标签: 1302 ds 时钟

    上传时间: 2013-10-19

    上传用户:凤临西北

  • 多点定闹电子日历钟方案

    论述了多点定闹电子日历钟系统的设计,在VRS51L3074单片机的控制下,使用串行时钟芯片 DS12887,实现时间和闹钟的设置功能。

    /dl/28996.html

    标签: 多点 电子日历 方案

    上传时间: 2013-10-08

    上传用户:zxc23456789

  • 多功能高集成外围器件

     多功能高集成外围器件6. 1  多功能高集成外围器件82371PCI的英文名称:Peripheral Component Interconnect (外围部件互联PCI总线);82371是PCI总线组件。ISA是:Industry Standard Architecture(工业标准体系结构)IDE是 (Integrated Device Electronics)集成电路设备简称PIIX4PIIX4器件(芯片)的特点1、 ...

    /dl/31313.html

    标签: 多功能 外围器件 集成

    上传时间: 2013-11-19

    上传用户:3到15

  • 多功能数字钟电路图

    多功能数字钟, 自从它发明的那天起,就成为人类的朋友,但随着时间的推移,人们对它的功能又提出了新的要求,怎样让时钟更好的为人民服务,怎样让我们的老朋友焕发青春呢?这就要求人们不断设计出新型时钟。本方案设计的多功能电子钟除了传统的显示时间功能之外还可以测试温度、电网频率、电压、并提供了过压报警、非接触 ...

    /dl/31652.html

    标签: 多功能 数字 钟电路

    上传时间: 2014-12-28

    上传用户:elinuxzj

  • WP370 -采用智能时钟门控技术降低动态开关功耗

        赛灵思推出业界首款自动化精细粒度时钟门控解决方案,该解决方案可将 Virtex®-6 和 Spartan®-6 FPGA 设计方案的动态功耗降低高达 30%。赛灵思智能时钟门控优化可自动应用于整个设计,既无需在设计流程中添加更多新的工具或步骤,又不会改变现有逻辑或时钟,从而避免设计修改。此外,在大多数情况下 ...

    /dl/32629.html

    标签: 370 WP 智能时钟 动态

    上传时间: 2013-11-16

    上传用户:eastimage

  • Xilinx FPGA全局时钟资源的使用方法

    目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构 ...

    /dl/32677.html

    标签: Xilinx FPGA 全局时钟资源

    上传时间: 2014-01-01

    上传用户:maqianfeng