利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。 本设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VHDL语言输 ...
/dl/261127.html
标签: CPLD VHDL 芯片 时钟源
上传时间: 2014-01-02
上传用户:LIKE
简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块,并调试得到正确仿真结果,然后将各个功能模块组合起来。最后作整体仿真、下载,得到实物。由于采用纯数字硬件设计制作,稳定性、可靠性远 ...
/dl/273696.html
标签: FPGA VHDL 模块 分
上传时间: 2016-03-20
上传用户:qq521
详细介绍了MSP430单片机的3V-5V逻辑转换接口设计,包括接口电平兼容分析,电路设计技巧等.当然,也适用于其他单片机平台.
/dl/276386.html
标签: MSP 430 单片机 详细介绍
上传时间: 2013-12-13
上传用户:yxgi5
用状态机实现一个逻辑运算单元,该逻辑运算单元拥有常规的计算功能.状态机保证层次清晰,用门级电路搭建而成,可以直接综合并且流片.
/dl/297200.html
标签: 状态 逻辑运算 合并 流片
上传时间: 2013-12-12
上传用户:星仔
移位相加8位硬件乘法器电路设计 乘法器是数字系统中的基本逻辑器件,在很多应用中都会出现如各种滤波器的设计、矩阵的运算等。本实验设计一个通用的8位乘法器。
/dl/325470.html
标签: 乘法器 移位 8位 硬件
上传时间: 2016-07-27
上传用户:牛津鞋
数字电路的基础知识 逻辑代数及运算规则 逻辑函数的表示法 逻辑函数的化简 清华电路课件
/dl/378253.html
标签: 逻辑函数 数字电路 基础知识 逻辑代数
上传时间: 2016-12-12
上传用户:jeffery
数字电子课程设计报告,题目一:三态逻辑电平测试器电路的设计 题目二:分压式工作点稳定电路Multisim仿真 内附详细的设计原理及原理图
/dl/395462.html
标签: Multisim 数字 报告 三态
上传时间: 2013-11-26
上传用户:CHINA526
在VHDL结构体中用于描述逻辑功能和电路结构的语句分为顺序语句和并行语句两部分,顺序语句的执行方式十分类似于普通软件语言的程序执行方式,都是按照语句的前后排列方式顺序执行的。
/dl/395802.html
标签: VHDL 分 结构体 电路结构
上传时间: 2014-01-01
上传用户:pinksun9
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点 ...
/dl/403763.html
上传时间: 2013-12-26
上传用户:qwe1234
部分组合逻辑数字电路的VHDL代码,包含必要的功能描述
/dl/407958.html
标签: VHDL 分 代码 组合逻辑
上传用户:cjf0304
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机