Verilog HDL语言编写的5分频电路。采用两路时钟相逻辑作用产生。
/dl/176687.html
标签: Verilog HDL 语言 编写
上传时间: 2015-07-18
上传用户:yulg
基于Verilog-HDL的硬件电路的实现 9.2 具有LCD显示单元的可编程单脉冲发生器 9.2.1 LCD显示单元的工作原理 9.2.2 显示逻辑设计的思路与流程 9.2.3 LCD显示单元的硬件实现 9.2.4 可编程单脉冲数据的BCD码化 9.2.5 task的使用方法 9.2.6 for循环语句的使用方法 9.2.7 二进制数转换BCD码 ...
/dl/197554.html
标签: Verilog-HDL LCD 9.2 显示单元
上传时间: 2014-06-23
上传用户:xc216
基于Verilog-HDL的硬件电路的实现 9.7 步进电机的控制 9.7.1 步进电机驱动的逻辑符号 9.7.2 步进电机驱动的时序图 9.7.3 步进电机驱动的逻辑框图 9.7.4 计数模块的设计与实现 9.7.5 译码模块的设计与实现 9.7.6 步进电机驱动的Verilog-HDL描述 9.7.7 编译指令-"宏替换`define"的使用 ...
/dl/197561.html
标签: Verilog-HDL 步进电机驱动 9.7 硬件电路
上传时间: 2014-01-23
上传用户:拔丝土豆
嵌入式系统外围接口电路的复杂可编程逻辑器件实现
/dl/201166.html
标签: 嵌入式系统 外围接口电路 可编程逻辑器件
上传时间: 2015-09-25
上传用户:kr770906
数字电路第一章:与、或、非逻辑关系 复合逻辑关系 逻辑关系的描述
/dl/202838.html
标签: 逻辑 数字电路
上传时间: 2015-09-29
上传用户:1079836864
介绍了基于FPGA的多功能计程车计价器的电路设计。该设计采用了可编程逻辑器件FPGA的ASIC设计,并基于超高速硬件描述语言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上编程实现了整个系统的控制部分,整个自动控制系统由四个模块构成:秒分频模块、控制模块、计量模块和译码显示模块。该设计不仅仅实现了显示计程车 ...
/dl/213244.html
标签: FPGA ASIC 多功能 可编程逻辑器件
上传时间: 2015-10-24
上传用户:偷心的海盗
包含内容有1.逻辑代数基础 2逻辑函数的表示方式和化简 3中规模集成电路的分析和设计 4触发器及其简单应用电路 5同步时序电路的分析和设计 6常见的同步集成时序电路 7异步时序电路的分析和设计 8数字逻辑技术的最新发展 是我们大学老师(这方面的专家)数字逻辑的课件,非常不错 ...
/dl/233058.html
标签: 分 电路 逻辑代数 方式
上传时间: 2013-12-14
上传用户:leehom61
本文件包是在MAX+plus II 软件环境下验证门电路的逻辑功能
/dl/244292.html
标签: plus MAX II 软件环境
上传时间: 2016-01-09
上传用户:gxf2016
设计功能及要求 设计M=99的十进制加/减可逆计数器 (1)接通电源时电路能自启动; (2)手动分别实现加、减计数和自动实现加减可逆计数; (3)用数码管显示计数数值。 (4)给定元件:74LS192、74LS00、74LS76、74LS48及LED。 ...
/dl/250426.html
标签: 减 99 设计功能 十进制
上传用户:asdfasdfd
本文详细分析了COOLRUNNER系列CPLD的结构,特点及功能,使用VHDL语言实现数字逻辑,实现了水下冲击波记录仪电路的数字电路部分.
/dl/259671.html
标签: COOLRUNNER CPLD VHDL 分
上传时间: 2013-12-18
上传用户:shawvi
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机