第7章数字系统设计实例 7.1 半整数分频器的设计 7.2 音乐发生器 7.3 2FSK/2PSK信号产生器 7.4 实用多功能电子表 7.5 交通灯控制器 7.6 数字频率计
/dl/167926.html
标签: 7.1 7.2 7.3 FSK
上传时间: 2015-06-23
上传用户:tianyi223
这是我最近买的一套CPLD开发板VHDL源程序并附上开发板的原理图,希望对你是一个很好的帮助!其中内容为:8位优先编码器,乘法器,多路选择器,二进制转BCD码,加法器,减法器,简单状态机,四位比较器,7段数码管,i2c总线,lcd液晶显示,拨码开关,串口,蜂鸣器,矩阵键盘,跑马灯,交通灯,数字时钟. ...
/dl/178227.html
标签: CPLD VHDL BCD 开发板
上传时间: 2015-07-23
上传用户:李梦晗
HSDL3600半双工通讯红外收发器,集成一体化红外通讯器件
/dl/202970.html
标签: HSDL 3600 半双工 通讯
上传时间: 2014-01-05
上传用户:zsjzc
HSDL3208半双工通讯红外收发器,集成一体化红外通讯器件
/dl/202972.html
标签: HSDL 3208 半双工 通讯
上传时间: 2015-09-29
上传用户:zhichenglu
本文详细介绍了制作电路板的方法及步骤. 实验板的功能 这个实验板可以做如下实验: 1.可以进行运算器(加、减、乘和除法)、比较器、译码器、编码器、选择器、分配器和一般组合电路的实验 2.可以进行触发器、寄存器、计数器和一般时序电路的实验 3.可以进行频率计电路、时钟电路、计时电路、交通灯等复杂数字系统的实验 ...
/dl/204271.html
标签: 实验板 实验 详细介绍 电路板
上传时间: 2015-10-02
上传用户:colinal
本文介绍了两种分频系数为整数或半整数的可控分频器的设计方法。其中之一可以实现50%的奇数分频。利用VHDL语言编程,并用QUARTERS||4.0进行仿真,用 FPGA 芯片实现。 关键词:半整数,可控分频器,VHDL, FPGA
/dl/227086.html
标签: VHDL 分频 整数 系数
上传时间: 2015-11-27
上传用户:tyler
DPLL由 鉴相器 模K加减计数器 脉冲加减电路 同步建立侦察电路 模N分频器 构成. 整个系统的中心频率(即signal_in和signal_out的码速率的2倍) 为clk/8/N. 模K加减计数器的K值决定DPLL的精度和同步建立时间,K越大,则同步建立时间长,同步精度高.反之则短,低. ...
/dl/248673.html
标签: signal_out signal_in DPLL 模
上传时间: 2013-12-26
上传用户:希酱大魔王
传统的从动轮式减振器在柴油机5挡时的减振效果模拟建模
/dl/271124.html
标签: 减振器 减 柴油机 建模
上传时间: 2014-02-04
上传用户:ecooo
verilog描述 23:59:59-00:00:00自减计时器 按set键,进入设置,依次是反向计时,小时,分钟,秒设置,然后有进入反向计时, 在方向计时状态,按timmer键,进入计时,在计时状态,按timmer可以暂停和计时切换, 暂停状态,按ADJ,直接清零,设置状态按timmer键或是60秒无外部输入信号,退出设置状态 ...
/dl/302123.html
标签: verilog set 59 00
上传时间: 2013-12-17
上传用户:坏坏的华仔
双人抢答器的程序,可以加分减分等,还可以用指示灯表示开始抢答和抢答结束
/dl/307060.html
标签: 分 抢答 抢答器 减
上传时间: 2016-06-11
上传用户:zhangliming420
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机