两条5级的并行流水线,乘法器还有一个简单的中断系统(带一个中断管理的‘操作系统’吧),再加上一个编译器。 主要是说明一下CPU的设计方法,还有一些简单的模块例如加法器,乘法器
资源简介:两条5级的并行流水线,乘法器还有一个简单的中断系统(带一个中断管理的‘操作系统’吧),再加上一个编译器。 主要是说明一下CPU的设计方法,还有一些简单的模块例如加法器,乘法器
上传时间: 2014-01-05
上传用户:a673761058
资源简介:对生物DNA进行两条碱基的比对,找出最小编辑距离,显示出联配结果(带界面变成源码)
上传时间: 2013-12-18
上传用户:稀世之宝039
资源简介:8*8乘法器及其测试:采用booth编码的乘法器:1. ultipler_quick_add_4 即4位的并行全加器,在这里主要起了两个作用:第一个是在求部分积单元时,当编码为3x时用来输出部分积;另外一个是在将部分积加起来时,求3到6位时所用到。 2. ultiplier_quick_add_5...
上传时间: 2016-07-12
上传用户:zhaiye
资源简介:几个VHDL的源代码和和一个本人编写的5级流水线RISC CPU的代码
上传时间: 2013-12-02
上传用户:jyycc
资源简介:计算机体系结构中关于通用5级流水线的模拟实现程序
上传时间: 2014-01-13
上传用户:ljt101007
资源简介:一个32位微处理器的verilog实现源代脉,采用5级流水线和cache技术.
上传时间: 2014-12-21
上传用户:yimoney
资源简介:在微型计算机系统中, CPU与外部的基本通信方式有两种,一种是并行通信即数据的各位同 时传送,其优点是传输速度较快,但数据有多少位就需要多少条传送线 而串行通信中数据一位一位顺序传 送,能节省传送线. 用Verilog HDL语言实现了串并、并串通信接口之间的转...
上传时间: 2013-12-24
上传用户:aysyzxzm
资源简介:用VHDL语言开发的一个16位的具有5级流水线的CPU设计
上传时间: 2013-12-10
上传用户:wangchong
资源简介:在两台计算机间用并行打印口通信的TURBO C程序
上传时间: 2013-12-05
上传用户:yuanyuan123
资源简介:应用编程与体系结构的关系 高性能计算机体系结构概述 CPU内的并行结构(指令级并行) 存储器的层次结构 多体交叉的并行存储系统 分布存储系统中的通信优化
上传时间: 2015-04-19
上传用户:weixiao99