排序:上传时间 相关度 下载量 查看数

fft算法 30861

按分类查找:

  • 单片机应用技术选编10

    单片机应用技术选编10 目录 第一章 专题论述1.1 嵌入式系统的技术发展和我们的机遇(2)1.2 一种新的电路设计和实现方法——进化硬件(8)1.3 从8/16位机到32位机的系统设计(13)1.4 混合SoC设计(18)1.5 AT24系列存储器数据串并转换接口的IP核设计(23)1.6 低能耗嵌入式系统的设计(28)1.7 嵌入式应用中的零功耗系统设计(31)1.8 数 ...

    /dl/31569.html

    标签: 单片机 应用技术

    上传时间: 2013-12-04

    上传用户:vmznxbc

  • 基于DSP的H.264运动估计算法研究

    采用基于TI公司高性能Davinci系列TMS320DM6437处理器的SEED-DEC6437 EVM板作为主要硬件平台,在DSP开发环境CCS3.3中采用C语言和汇编语言混合编程实现运动估计算法的DSP移植,并加入人机接口,使用DSP/BIOS调度多个任务,从而实现了从软件平台到硬件平台的移植,成功搭建了一个基于运动估计算法的DSP应用系统。研究结果表明 ...

    /dl/31757.html

    标签: DSP 264 运动估计 算法研究

    上传时间: 2014-11-18

    上传用户:萍水相逢

  • 基于TMS320C64x+DSP的FFT实现

    本文介绍基于 TI TMS320C64x+ DSP 的 FFT(快速傅立叶变换)的实现,并讨论相关性能

    /dl/31822.html

    标签: TMS 320 DSP FFT

    上传时间: 2013-10-10

    上传用户:HGH77P99

  • 改进的Max-Log-Map译码算法的DSP实现

    针对传统的Max-Log-Map译码算法时效性差、存储空间开销大的特点,本文对传统的Max-Log-Map译码算法进行了改进。改进的算法对前、后向度量使用了蝶形结构图,便于DSP实现;将原始帧均分为多个子块,设计子块间的并行运算以减小系统延迟;子块内采取进一步地优化措施,以减小数据存储量并提高译码速率。在DSP C6416平台上的仿 ...

    /dl/31930.html

    标签: Max-Log-Map DSP 译码算法

    上传时间: 2013-11-08

    上传用户:a296386173

  • 数字常规调幅解调器的DSP算法及实现

    文中基于带通信号的低通等效原理,采用数字希尔伯特滤波器实现了数字包络检波器,并在CCS中实现了软件调试。其中,通过使用LinkforCCS和DSP的函数库DSPLIB缩短了程序的开发时间,提高了算法的实现效率。

    /dl/31969.html

    标签: DSP 数字 调幅解调器 算法

    上传时间: 2013-10-09

    上传用户:gaoqinwu

  • DSP算法大全C语言版本

    DSP算法大全C语言版本

    /dl/32015.html

    标签: DSP C语言 算法 版本

    上传时间: 2013-10-27

    上传用户:zhyiroy

  • 基于Altera MegaCore实现FFT的方法

    基于Altera MegaCore实现FFT的方法

    /dl/32057.html

    标签: MegaCore Altera FFT

    上传时间: 2013-10-11

    上传用户:sjy1991

  • 一种在FPGA上实现的FIR滤波器的资源优化算法

    在数字滤波器中,FIR滤波器是一种结构简单且总是稳定的滤波器,同时也只有FIR滤波器拥有线性相位的特性。传统的直接型滤波器运算速度过慢,而改进型的DA结构的滤波器需要过高的芯片面积消耗大量的逻辑资源很难达到运算速度以及逻辑资源节约的整体优化。本文提出了一种基于RAG算法的FIR滤波器,与传统的基于DA算法的滤波器结 ...

    /dl/32063.html

    标签: FPGA FIR 滤波器 优化算法

    上传时间: 2014-12-28

    上传用户:feilinhan

  • 算法设计到硬件逻辑的实现 - 实验练习与Verilog语法手册

    算法设计到硬件逻辑的实现 - 实验练习与Verilog语法手册

    /dl/32115.html

    标签: Verilog 算法设计 硬件 实验

    上传时间: 2014-01-27

    上传用户:dddddd55

  • 基于FPGA的跳频系统快速同步算法设计与实现

    同步技术是跳频系统的核心。本文针对FPGA的跳频系统,设计了一种基于独立信道法,同步字头法和精准时钟相结合的快速同步方法,同时设计了基于双图案的改进型独立信道法,同步算法协议,协议帧格式等。该设计使用VHDL硬件语言实现,采用Altera公司的EP3C16E144C8作为核心芯片,并在此硬件平台上进行了功能验证。实际测试表明 ...

    /dl/32118.html

    标签: FPGA 跳频系统 同步算法

    上传时间: 2013-10-21

    上传用户:JIMMYCB001