本部门所承担的FPGA设计任务主要是两方面的作用:系统的原型实现和ASIC的原型验证。编写本流程的目的是: l 在于规范整个设计流程,实现开发的合理性、一致性、高效性。 l 形成风格良好和完整的文档。 l &nbs ...
/dl/32672.html
标签: FPGA 华为 设计流程
上传时间: 2013-11-24
上传用户:xmsmh
目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构 ...
/dl/32677.html
标签: Xilinx FPGA 全局时钟资源
上传时间: 2014-01-01
上传用户:maqianfeng
为了研制高性能的全数字永磁同步电机驱动系统,本文提出了一种基于FPGA的单芯片驱动控制方案。它采用硬件模块化的现代EDA设计方法,使用VHDL硬件描述语言,实现了永磁同步电机矢量控制系统的设计。方案包括矢量变换、空间矢量脉宽调制(SVPWM)、电流环、速度环以及串行通讯等五部分。经过仿真和实验表明,系统具有良好的稳定 ...
/dl/32695.html
标签: FPGA 性能 永磁同步 电机驱动
上传时间: 2013-10-13
上传用户:fdmpy
摘要:本文简要介绍了Xilinx最新的EDK9.1i和ISE9.1i等工具的设计使用流程,最终在采用65nm工艺级别的Xilinx Virtex-5 开发板ML505 上同时设计实现了支持TCP/IP 协议的10M/100M/1000M 的三态以太网和千兆光以太网的SOPC 系统,并对涉及的关键技术进行了说明。关键词:FPGA;EDK;SOPC;嵌入式开发;EMAC;MicroBlaze 本研究采 ...
/dl/32697.html
标签: FPGA 千兆以太网
上传时间: 2013-10-14
上传用户:sun_pro12580
摘 要:介绍了FPGA最新一代器件Virtex25上的高速串行收发器RocketIO。基于ML505开发平台构建了一个高速串行数据传输系统,重点说明了该系统采用RocketIO实现1. 25Gbp s高速串行传输的设计方案。实现并验证了采用FPGA完成千兆串行传输的功能目标,为后续采用FPGA实现各种高速协议奠定了良好的基础。关键词: FPGA;高速串行传输; ...
/dl/32706.html
标签: FPGA 高速串行 传输接口
上传时间: 2013-11-22
上传用户:lingzhichao
设计了一个基于FPGA的单精度浮点数乘法器.设计中采用改进的带偏移量的冗余Booth3算法和跳跃式Wallace树型结构,并提出对Wallace树产生的2个伪和采用部分相加的方式,提高了乘法器的运算速度;加入对特殊值的处理模块,完善了乘法器的功能.本设计在Altera DE2开发板上进行了验证. ...
/dl/32711.html
标签: FPGA 精度 浮点数 乘法器设计
上传时间: 2013-10-09
上传用户:xjy441694216
高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。结果表明,采用Xilinx Virtex24 的ISE ...
/dl/32712.html
标签: FPGA 多路 串并转换
上传时间: 2013-11-03
上传用户:王小奇
《FPGA应用开发入门与典型实例》
/dl/34572.html
标签: FPGA 应用开发 典型
上传时间: 2013-11-12
上传用户:xhz1993
ZE5开发板资料(超全)
/dl/35925.html
标签: ZE5 开发板
上传时间: 2014-01-06
上传用户:hbsunhui
[CPLD-FPGA]《深入浅出玩转FPGA视频学习课程》35讲全[wmv] 附件比较大所以整理了视频迅雷种子。
/dl/38657.html
标签: CPLD-FPGA FPGA wmv 视频
上传时间: 2013-10-11
上传用户:23333
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机