采用现场可编程门阵列(FPGA)可以快速实现数字电路,但是用于生成FPGA编程的比特流文件的CAD工具在编制大规模电路时常常需要数小时的时间,以至于许多设计者甚至通过在给定FPGA上采用更多的资源,或者以牺牲电路速度为代价来提高编制速度。电路编制过程中大部分时间花费在布线阶段,因此有效的布线算法能极大地减少布线时间 ...
/dl/13044.html
标签: FPGA 布线算法
上传时间: 2013-05-18
上传用户:ukuk
在超深亚微米技术工艺下,布局成为超大规模集成电路物理设计中至关重要的一步。由于现场可编程门阵列(Field Programable Gate Array,FPGA)布线资源的预先确定性,使得FPGA的布局更为重要。本文以建立高性能、低拥挤的布局为目标,从FPGA芯片结构和布局算法两方面进行了深入研究。论文提出了一种通用的层次式FPGA(HFPGA)结 ...
/dl/13196.html
标签: FPGA 驱动 布局 算法研究
上传时间: 2013-04-24
上传用户:nbdedu
很好的电机学基础学书籍,对于电机控制人员很好的工具书
/dl/13356.html
标签: 电机 电机学 纳
上传用户:diamondsGQ
[电气工程基础(全美经典学习指导系列)].西&纳萨尔.扫描版
/dl/15203.html
标签: 电气工程
上传时间: 2013-07-05
上传用户:boyaboy
李纳斯 linux 工科 系统 unix 教程 攻克,CHM格式,浏览器直读,非常不错,推荐下。chm格式的!~
/dl/17216.html
标签: Linux CHM 大学生
上传时间: 2013-07-04
上传用户:a155166
用于定量表示ADC动态性能的常用指标有六个,分别是:SINAD(信纳比)、ENOB(有效位 数)、SNR(信噪比)、THD(总谐波失真)、THD + N(总谐波失真加噪声)和SFDR(无杂散动态 范围)
/dl/20386.html
标签: THD SINAD ENOB SFDR
上传时间: 2014-01-22
上传用户:鱼哥哥你好
通常以为TTL门的速度高于“CMOS门电路。影响TTL门电路工作速度的主要因素是电路内部管子的开关特性、电路结构及内部的各电阻数值。电阻数值越大,作速度越低。管子的开关时间越长,门的工作速度越低。门的速度主要体现在输出波形相对于输入波形上有“传输延时”tpd。将tpd与空载功耗P的乘积称“速度- ...
/dl/21292.html
标签: CMOS TTL 电路
上传时间: 2013-11-22
上传用户:DE2542
封装规格大全,实用的的计数资料!
/dl/21566.html
标签: 电解电容 插件 封装规格
上传时间: 2013-10-26
上传用户:18752787361
Protel常见封装形式 比较齐
/dl/21967.html
标签: Protel 封装
上传时间: 2014-12-24
上传用户:498732662
中望CAD2010体验版正式发布。作为中望公司的最新年度力作,在继承以往版本优势的基础上,中望CAD2010融入了以“安全漏洞抓取、内存池优化、位图和矢量图混合处理”等多项可以极大提高软件稳定性和效率的中望正在申请全球专利的独创技术,新增了众多实用的新功能,在整体性能上实现了巨大的飞跃,主要体现在以下 ...
/dl/22380.html
标签: 2010 cad 简体中文
上传时间: 2013-11-18
上传用户:段璇琮*
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机