排序:上传时间 相关度 下载量 查看数

高速逻辑 4477

按分类查找:

  • Cadence Allegro 16.6破解Crack+高速下载+教程 Win7下可用

    最新Cadence Allegro 16.6破解版,Windows 7下32位和64位,经实际测试,顺利运行,请仔细阅读安装说明。 后面附有高速百度网盘下载链接,压缩包中包括破解文件及安装说明,下面 Cadence16.6的版本个人感觉值得更新,有很多更新真心很实用很强大,但最重要的Display net names的功能的加入实在是感激涕零啊,因为当初从AD ...

    /dl/17465.html

    标签: Cadence Allegro Crack 16.6

    上传时间: 2013-07-23

    上传用户:hope025

  • Cadence Allegro 16.5 破解版高速下载+教程

    2013.6.25重新上传。文件rar压缩,容量2.19GB。 Cadence Allegro 16.5 crack 修正 破解 方法 支持 windows 7 具体的步骤: . 1、下载SPB16.5下来后,点setup.exe,先安装第一项licensemanager,问license时,单击cancel,然后finish. . 2、接下来安装cadence的product,即第二项,直到安装结束这个时间有点长装过以前版 ...

    /dl/17466.html

    标签: Cadence Allegro 16.5 破解版

    上传时间: 2013-07-23

    上传用户:hope025

  • 高速FPGA系统的信号完整性测试和分析,能帮助学习FPGA

    高速FPGA系统的信号完整性测试和分析,能帮助学习FPGA

    /dl/17487.html

    标签: FPGA 信号完整性 测试

    上传时间: 2013-08-05

    上传用户:妄想演绎师

  • 复杂可编程逻辑器件的初步介绍

    复杂可编程逻辑器件的初步介绍,通过一系列的简单例子,帮助读者熟悉开发环境和开发语言。

    /dl/17523.html

    标签: 可编程逻辑器件

    上传时间: 2013-08-06

    上传用户:silenthink

  • 基于FPGA的高速FFT处理器的设计与实现

    基于FPGA的高速FFT处理器的设计与实现

    /dl/17588.html

    标签: FPGA FFT 处理器

    上传时间: 2013-08-07

    上传用户:asdkin

  • 基于DSP和FPGA实时视频采集、处理和显示平台

    基于高速数字信号处理器(DSP) 和大规模现场可编程门阵列( FPGA) ,成功地研制了小型\\r\\n化、低功耗的实时视频采集、处理和显示平台. 其中的DSP 负责图像处理,其外围的全部数字逻辑功能都集成在一片FPGA 内,包括高速视频流FIFO、同步时序产生与控制、接口逻辑转换和对视频编/ 解码器进行设置的I2 C 控制核等. 通过增大FIFO ...

    /dl/17598.html

    标签: FPGA DSP 实时视频 采集

    上传时间: 2013-08-08

    上传用户:PresidentHuang

  • 基于CPLD/FPGA的可编程逻辑器件

    基于CPLD/FPGA的可编程逻辑器件,借助单片机AT89C51;利用标准频率50~100MHz的周期信号实现系统计数的等精度测量技术。同时采用闸门测量技术完成脉宽,占空比的测量。

    /dl/17647.html

    标签: CPLD FPGA 可编程逻辑器件

    上传时间: 2013-08-09

    上传用户:yd19890720

  • VHDL高速基于分布式滤波器FPGA设计论文

    VHDL 高速基于分布式滤波器FPGA设计论文

    /dl/17666.html

    标签: VHDL FPGA 分布式 滤波器

    上传时间: 2013-08-09

    上传用户:qwerasdf

  • 可编程逻辑器件是一种可以通过编程

    可编程逻辑器件是一种可以通过编程,改变系统连线,达到系统重构的器件,该器件\\\\\\\\r\\\\\\\\n可以现场编程,就是说当该器件安装到电路板上后,可以对它的功能进行重新设置,这样\\\\\\\\r\\\\\\\\n就可以非常方便的进行数字系统的设计与制作 ...

    /dl/17688.html

    标签: 可编程逻辑器件 编程

    上传时间: 2013-08-10

    上传用户:stella2015

  • 常用数字逻辑功能都在CPLD器件上用VHDL语言实现

    利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点 ...

    /dl/17751.html

    标签: CPLD VHDL 数字逻辑 器件

    上传时间: 2013-08-11

    上传用户:hn891122