高速电路设计软件Cadence allegro高级应用之并行设计指南。
/dl/834457.html
标签: allegro
上传时间: 2022-05-24
上传用户:canderile
很好的高速电路设计教程
/dl/838311.html
标签: pcb 高速电路设计
上传时间: 2022-07-05
上传用户:hbsun
进浇口的选择与塑料熔体流动分析
/dl/596.html
标签: 塑料 流动分析
上传时间: 2013-06-09
上传用户:eeworm
现代数字信号处理从视频扩展到了中频甚至射频,针对要求信号处理的处理速度越来越高、传输速率越来越快等特点,给出了一款使用高性能FPGA、DAC以及经先进的PCB设计工具设计、仿真的高速信号处理模块,实现了对高速信号的实时接收和处理。关键词:数字信号处理; 高速电路; FPGA;设计与仿真 ...
/dl/32700.html
标签: FPGA 高速电路 仿真
上传时间: 2013-10-21
上传用户:wendy15
/dl/40373.html
上传时间: 2013-10-09
上传用户:baiom
本文主要是以信号完整性理论(包括传输线理论)和电源完整性理论为基础,对“1.0GSPS高速解调电路板”进行分析、设计与仿真。首先在对传输线理论进行介绍的基础上,详细的分析了反射与串扰产生的原理,对数字系统的时序分析进行了阐述,并介绍了差分传输方式。然后对电源完整性理论进行阐述,引入了电源阻抗的概念,结合对 ...
/dl/839157.html
标签: allegro 电路设计
上传时间: 2022-07-11
上传用户:wangshoupeng199
通常认为如果数字逻辑电路的频率达到或者超过45MHZ~50MHZ,而且工作在这个频率之上的电路已经占到了整个电子系统一定的份量(比如说1/3),就称为高速电路。
/dl/21080.html
标签: 高速电路
上传时间: 2014-12-23
上传用户:baby25825
随着系统设计复杂性和集成度的大规模提高,电子系统设计师们正在从事100MHZ以上的电路设计,总线的工作频率也已经达到或者超过50MHZ,有一大部分甚至超过100MHZ。目前约80% 的设计的时钟频率超过50MHz,将近50% 以上的设计主频超过120MHz,有20%甚至超过500M。当系统工作在50MHz时,将产生传输线效应和信号的完整性问题;而 ...
/dl/22268.html
标签: 高速电路 传输线 效应分析
上传时间: 2013-11-16
上传用户:lx9076
/dl/40328.html
上传时间: 2013-11-05
上传用户:tzrdcaabb
介绍了高速PCB设计中的信号完整性概念以及破坏信号完整性的原因,从理论和计算的层面上分析了高速电路设计中反射和串扰的形成原因,并介绍了IBIS仿真。
/dl/183946.html
标签: PCB 信号完整性
上传时间: 2015-08-14
上传用户:拔丝土豆
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机