电子电路分析与设计-数字电路部分,电子电路分析与设计-数字电路部分
/dl/7828.html
标签: 电子 数字电路 分
上传时间: 2013-07-13
上传用户:tiantian
高速电路设计实践,主要是相对硬件线路设计
/dl/8862.html
标签: 高速电路 实践
上传时间: 2013-04-24
上传用户:bruce5996
本论文设计了一种基于FPGA的高速FIR数字滤波器,滤波器实现低通滤波,截止频率为1MHz,通带波纹小于1 dB,阻带最大衰减为-40 dB,输入输出数据为8位二进制,采样频率为10MHz。 论文首先简要介绍了数字滤波器的基本原理和线性FIR数字滤波器的性质、结构,根据滤波器的性能要求选择窗函数、确定系数,在算法上为了满足数字滤波器的要 ...
/dl/9324.html
标签: FPGA FIR 数字
上传时间: 2013-05-24
上传用户:qiaoyue
/dl/12485.html
标签: FPGA FIR 数字 滤波器设计
上传时间: 2013-07-15
上传用户:lanwei
·VHDL硬件描述语言与数字逻辑电路设计
/dl/14128.html
标签: VHDL 硬件描述语言 数字逻辑 电路设计
上传用户:李彦东
高速数字设计及信号完整性分析是从事硬件设计必读之物。
/dl/14350.html
标签: 高速数字
上传时间: 2013-05-26
上传用户:熊少锋
·《复杂数字电路与系统的VerilogHDL设计技术》
/dl/14651.html
标签: VerilogHDL 数字电路 设计技术
上传时间: 2013-06-06
上传用户:myworkpost
很好的高速电路设计实践经验,是专家无私的奉献。好的话请给评价,谢谢。
/dl/15994.html
上传时间: 2013-05-17
上传用户:jxfzjh
在数字电路的设计中,时序设计是一个系统性能的主要标志,在高层次设计方法中,对时序控制的抽象度也相应提高,因此在设计中较难把握,但在理解RTL电路时序模型的基础上,采用合理的设计方法在设计复杂数字系统是行之有效的,通过许多设计实例证明采用这种方式可以使电路的后仿真通过率大大提高,并且系统的工作频率可以达 ...
/dl/18048.html
标签: 数字电路
上传时间: 2013-08-18
上传用户:nairui21
差分信号(Differential Signal)在高速电路设计中的应用越来越广泛,差分线大多为电路中最关键的信号,差分线布线的好坏直接影响到PCB板子信号质量。
/dl/18698.html
标签: Differential Allegro Signal 差分信号
上传时间: 2013-09-04
上传用户:jennyzai
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机