这是一个用MAX+PLUSII开发FPGA(1K30器件)开发的李沙育图形发生器(硬件描述语言部分)。
/dl/18649.html
标签: PLUSII FPGA 1K30 MAX
上传时间: 2013-09-03
上传用户:zhyfjj
波特率发生器的设计,这里是实现上述功能的VHDL源程序,供大家学习和讨论。\r\n
/dl/18664.html
标签: VHDL 源程序 波特率 发生器
上传时间: 2013-09-04
上传用户:mhp0114
数控振荡器的频率控制字寄存器、相位控制字寄存器、累加器和加法器可以用VHDL语言描述,集成在一个模块中,提供VHDL源程序供大家学习和讨论。\r\n
/dl/18672.html
标签: VHDL 寄存器 数控振荡器 加法器
上传用户:a471778
在EDA中,基于数字频率合成器的FPGA实现
/dl/18697.html
标签: FPGA EDA 数字频率合成器
上传用户:hanli8870
基于ARM平台的等精度数字显示频率计的设计,已通过测试
/dl/18700.html
标签: ARM 等精度 数字显示 频率计
上传用户:谁偷了我的麦兜
ASK调制与解调VHDL程序及仿真 \r\nFSK调制与解调VHDL程序及仿真\r\nPSK调制与解调VHDL程序及仿真\r\n基带码发生器程序设计与仿真\r\n频率计程序设计与仿真
/dl/18717.html
标签: VHDL ASK 调制与解调 程序
上传时间: 2013-09-05
上传用户:edward_0608
1、 利用FLEX10的片内RAM资源,根据DDS原理,设计产生正弦信号的各功能模块和顶层原理图; 2、 利用实验板上的TLC7259转换器,将1中得到的正弦信号,通过D/A转换,通过ME5534滤波后在示波器上观察; 3、 输出波形要求: 在输入时钟频率为16KHz时,输出正弦波分辨率达到1Hz; 在输入时钟频率为4MHz时,输出正弦波分辨率达到2 ...
/dl/18794.html
标签: FPGA PC机 串行通信 输出
上传时间: 2013-09-06
上传用户:zhuimenghuadie
用vhdl编写的基于fpga的数字频率计程序算法
/dl/18807.html
标签: vhdl fpga 编写 数字频率计
上传时间: 2013-09-07
上传用户:chfanjiang
液晶显示例子,晶振频率Fosc=8MHz,内有仿真文件
/dl/19170.html
标签: Fosc MHz 液晶显示 晶振
上传时间: 2013-09-25
上传用户:781354052
模电函数发生器课程设计报告, 现在我们通过对函数信号发生器的原理以及构成设计一个能变换出三角波、正弦波、方波的简易发生器。我们通过对电路的分析,参数的确定选择出一种最适合本课题的方案。在达到课题要求的前提下保证经济、方便、优化的设计策略。 ...
/dl/20244.html
标签: 模电函数发生器 报告
上传时间: 2014-01-14
上传用户:qiao8960
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机