排序:上传时间 相关度 下载量 查看数

针对硬件 11442

按分类查找:

  • 功能描述:显示时分秒 IDE环境:伟福V3.20 自制的下载线与实验板(or later) 硬件连接:针对配合AT89S51精简开发板使用 组成文件:实验八 时钟程序(延时实现

    功能描述:显示时分秒 IDE环境:伟福V3.20 自制的下载线与实验板(or later) 硬件连接:针对配合AT89S51精简开发板使用 组成文件:实验八 时钟程序(延时实现).ASM

    /dl/449969.html

    标签: later 3.20 IDE 89S

    上传时间: 2017-06-07

    上传用户:ggwz258

  • 以三星公司的嵌入式微处理器S3C2440A和夏普公司3.5inLCD屏LQ035Q7DH01为基础,设计了显示硬件电路,介绍了帧缓冲设备的处理机制及底层驱动的接口函数,针对本显示系统给出了如何开发其L

    以三星公司的嵌入式微处理器S3C2440A和夏普公司3.5inLCD屏LQ035Q7DH01为基础,设计了显示硬件电路,介绍了帧缓冲设备的处理机制及底层驱动的接口函数,针对本显示系统给出了如何开发其Linux帧缓冲设备驱动程序。

    /dl/476252.html

    标签: S3C2440A inLCD 035Q 3.5

    上传时间: 2013-12-18

    上传用户:zuozuo1215

  • 基于FPGA的ICT在线测试仪硬件设计.rar

    焊有元件的印制电路板在线测试是印制电路板生产过程中的一个重要环节,关系着整个电子产品的质量。本文在深入研究国内外印制电路板自动测试技术的基础上,结合当前先进的电子技术,设计出一套高性能,低价位,小体积,便于携带和操作的印制电路板在线测试仪。 本文设计的在线测试仪系统包括控制器电路、信号发生电路、信号 ...

    /dl/9163.html

    标签: FPGA ICT 在线测试仪

    上传时间: 2013-08-02

    上传用户:fywz

  • 基于FPGA的硬件防火墙设计和实现.rar

    本文提出了一种基于FPGA的硬件防火墙的实现方案,采用了FPGA来实现千兆线速的防火墙。传统的基于X86等通用CPU的防火墙无法支撑快速增长的网络速度,无法实现线速过滤和转发。本文在采用FPGA可编程器件+通用CPU模式下,快速处理网络数据。网络数据在建立连接跟踪后,直接由FPGA实现的快速处理板直接转发,实现了网络数据的线 ...

    /dl/9201.html

    标签: FPGA 硬件 防火墙

    上传时间: 2013-06-21

    上传用户:zxh1986123

  • 基于DSP和FPGA导航计算机硬件电路研究与设计.rar

    为适应组合导航计算机系统的微型化、高性能度的要求,拓宽导航计算机的应用领域,本文设计出一种基于浮点型DSP(TMS320C6713)和可编程逻辑阵列器件(FPGA: EP1C12N240C8)协同合作的导航计算机系统。 论文在阐述了组合导航计算机的特点和应用要求后,提出基于DSP和FPGA的组合导航计算机系统方案。该方案以DSP为导航解算处理器 ...

    /dl/9207.html

    标签: FPGA DSP 导航计算机

    上传时间: 2013-04-24

    上传用户:lishuoshi1996

  • 基于FPGA的对象存储控制器原型的硬件设计与实现.rar

    本文对基于FPGA的对象存储控制器原型的硬件设计进行了研究。主要内容如下: ⑴研究了对象存储控制器的硬件设计,使其高效完成对象级接口的智能化管理和复杂存储协议的解析,对对象存储系统整体性能提升有重要意义。基于SoPC(片上可编程系统)技术,在FPGA(现场可编程门阵列)上实现的对象存储控制器,具有功能配置灵活,调试 ...

    /dl/9270.html

    标签: FPGA 对象存储 原型

    上传时间: 2013-04-24

    上传用户:lijinchuan

  • 基于DSPFPGA的图像处理电路板硬件设计.rar

    波前处理机是自适应光学系统中实时信号处理和运算的核心,随着自适应光学系统得发展,波前传感器的采样频率越来越高,这就要求波前处理机必须有更强的数据处理能力以保证系统的实时性。在整个波前处理机的工作流程中,对CCD传来的实时图像数据进行实时处理是第一步,也是十分重要的一步。如果不能保证图像处理的实时性,那 ...

    /dl/9293.html

    标签: DSPFPGA 图像处理 电路板

    上传时间: 2013-05-30

    上传用户:fxf126@126.com

  • 基于H.264编解码的算法优化研究及FPGA的硬件实现.rar

    H.264/AVC是由ITU和ISO两大组织联合组成的JVT共同制定的一项新的视频压缩技术标准,在较低带宽上提供高质量的图像传输是H.264/AVC的应用亮点。在同样的视觉质量前提下,H.264/AVC比H.263和MPEG-4节约了50%的码率。但H.264获得优越性能的代价是计算复杂度的增加,据估计其编码的计算复杂度大约为H.263的3倍,因此很难应用于 ...

    /dl/9446.html

    标签: FPGA 264 编解码

    上传时间: 2013-07-18

    上传用户:zukfu

  • 基于FPGA的磁盘阵列控制器的硬件设计与实现.rar

    随着存储技术的迅速发展,存储业务需求的不断增长,独立的磁盘冗余阵列可利用多个磁盘并行存取提高存储系统的性能。磁盘阵列技术采用硬件和软件两种方式实现,软件RAID(Redundant Array of Independent Disks)主要利用操作系统提供的软件实现磁盘冗余阵列功能,对系统资源利用率高,节省成本。硬件RAID将大部分RAID功能集 ...

    /dl/9705.html

    标签: FPGA 磁盘阵列 控制器

    上传时间: 2013-04-24

    上传用户:jeffery

  • TMS320VC33系统的硬件设计The Hardware Design of TMS320VC33 System

    本文针对浮点DSP 芯片TMS320VC33 芯片的结构特点,介绍了该芯片最小系统硬件电路设计的方法,并结合实际应用情况,介绍了相关的时钟电路、复位电路、JTAG 仿真接口电路、外围存储器接口电

    /dl/10779.html

    标签: TMS 320 Hardware Design

    上传时间: 2013-06-11

    上传用户:jcljkh