该文阐述了现场可编程逻辑器件FPGA的主要特点,应用FPGA芯片和VHDL硬件描述语言设计的模拟示波器数字信号显示系统的设计原理和设计方法。
/dl/18707.html
标签: FPGA 现场可编程 逻辑器件
上传时间: 2013-09-04
上传用户:qweqweqwe
该工程文件实现ARM系统中CPLD的逻辑工作,起到外围资源的逻辑地址译码功能
/dl/18754.html
标签: CPLD ARM 工程
上传时间: 2013-09-05
上传用户:zcs023047
这是可编程逻辑器件(CPLD)初学者的入门级文章,仅供参考。
/dl/18782.html
标签: CPLD 可编程逻辑器件 初学者 入门级
上传时间: 2013-09-06
上传用户:dudu121
用maxplus2实现的一种通用逻辑模块,背景是一个基于dsp的嵌入式开发板,上面的逻辑模块全用cpld实现。此模块可以供以后的嵌入式开发作参考。
/dl/18805.html
标签: maxplus2 逻辑 模块
上传用户:懒龙1988
FPGA加密的方法,对于那些需要加密自己的vhdl源代码的人来说,很有用
/dl/18806.html
标签: FPGA 加密
上传用户:hebmuljb
可逆逻辑电路能大幅度降低能耗,越来越受到研究人员重视。运用可逆逻辑电路对传统脉冲分配器进行可逆设计,并提供了物理实现方法。首先对传统的脉冲分配器中的触发器和计数器进行可逆设计,然后将传统脉冲分配器的中的计数器进行替换,最后将可逆计数器和译码器级联,从而构建可逆脉冲分配器。仿真结果表明实现了脉冲分配器 ...
/dl/20222.html
标签: 可逆逻辑电路 脉冲分配器
上传时间: 2013-11-02
上传用户:zhangchu0807
时序逻辑电路的分析和设计
/dl/20350.html
标签: 时序逻辑电路 分
上传时间: 2013-11-08
上传用户:1159797854
分组密码的应用非常广泛,但由于差分密码攻击和线性密码攻击的出现,使分组密码受到致命的打击,文章基于能够保护已有软件和硬件使用分组密码投资的目的,采用多重加密的思想,通过对密码体制强化的方法,提出了一个新的三重加密方案,并分析了其安全性特征,得到了安全性更强的一种算法。 ...
/dl/20444.html
标签: 多重 加密技术 加密 方案
上传时间: 2013-11-25
上传用户:ljmwh2000
复杂数字逻辑系统的VerilogHDL 设计技术和方法
/dl/20696.html
标签: verilog hdl 数字 逻辑设计
上传时间: 2014-12-23
上传用户:niumeng16
为了使设计的多输出组合逻辑电路达到最简,运用复合卡诺图化简多输出函数,找出其各项的公共项,得到的表达式不一定是最简的,但是通过找公共项,使电路中尽量使用共用的逻辑门,从而减少电路整体的逻辑门,使电路简单。结果表明,利用复合卡诺图化简后设计出的电路更为简单。 ...
/dl/20703.html
标签: 卡诺图 中的应用 输出 组合逻辑
上传时间: 2013-12-23
上传用户:xzt
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机