随着科学技术水平的不断提高,数字集成电路被广泛应用。通用串行总线USB(Universal Serial Bus)是计算机与外围设备互连的标准接口之一,是一种点对点的通信接口,可同时支持多个外围设备。USB2.0规范的通信速率非常高,其峰值可达480Mbit/s,使得它已经成为目前最流行的外设接口标准。FPGA芯片是今后电子产品发展的趋势,带 ...
/dl/13852.html
标签: FPGA USB 通信系统
上传时间: 2013-07-26
上传用户:xz85592677
LM2575系列开关稳压集成电路是美国国家半导体公司生产的1A集成稳压电路,它内部集成了一个固定的振荡器, 只须极少外围器件便可构成一种高效的稳压电路,可大大减小散热片的体积,而在大多数情况下不需散热片;内部有完善的保护电路,包括电流限制及热关断电路 等;芯片可提供外部控制引脚。是传统三端式稳压集成电路的理想 ...
/dl/14937.html
标签: 2575 LM
上传时间: 2013-06-01
上传用户:yanqie
LCD 因其轻薄短小,低功耗,无辐射,平面直角显示,以及影像稳定等特点,当今应用非常广泛。CPLD(复杂可编程逻辑器件) 是一种具有丰富可编程功能引脚的可编程逻辑器件,不仅可实现常规的逻辑器件功能,还可以实现复杂而独特的时序逻辑功能。并且具有ISP (在线可编\\r\\n程) [1 ] 功能,便于进行系统设计和现场对系统进行功能修改、 ...
/dl/18005.html
标签: CPLD LCD 可编程逻辑器件
上传时间: 2013-08-16
上传用户:zhliu007
借助一个双向计时器的设计电路,以举例的形式对数字电路设计中3个方面的常见问题进行了较为详尽地分析,并提出了一些见解,即针对控制设计方面在分析了其实质要求的基础上提出解决问题的关键是选取合适的输入控制信号和正确列出真值表或状态表,针对时序方面通过比较同步和异步的特点并指出可采用同步的“分频” ...
/dl/20877.html
标签: 数字 分 电路设计
上传时间: 2013-11-11
上传用户:bnfm
运算放大器是线性设计的基本构建模块之一。在经典模式下,运算放大器由两个输入引脚和一个输出引脚构成,其中一个输入引脚使信号反相,另一个输入引脚则保持信号的相位。运算放大器的标准符号如图1所示。其中略去了电源引脚,该引脚显然是器件工作的必需引脚。 ...
/dl/21303.html
标签: VFB 电压反馈 运算放大器
上传时间: 2013-11-14
上传用户:dalidala
前面讨论了很多内容,基本上涉及了有关PCB板的绝大部分相关的知识。第二章探讨了传输线的基本原理,第三章探讨了串扰,在第四章里我们阐述了许多在现代设计中必须关注的非理想互连的问题。对于信号从驱动端引脚到接收端引脚的电气路径的相关问题,我们已经做了一些探究,然而对于硅芯片,即处于封装内部的IC来说,其信号传 ...
/dl/21446.html
标签: High-Speed Digital System desi
上传时间: 2013-11-24
上传用户:maizezhen
开关在电路中起接通信号或断开信号的作用。最常见的可控开关是继电器,当给驱动继电器的驱动电路加高电平或低电平时,继电器就吸合或释放,其触点接通或断开电路。CMOS模拟开关是一种可控开关,它不象继电器那样可以用在大电流、高电压场合,只适于处理幅度不超过其工作电压、电流较小的模拟或数字信号。 一、常用CMOS模 ...
/dl/21454.html
标签: CMOS 模拟开关 工作原理
上传时间: 2013-10-27
上传用户:bibirnovis
世界最新晶体管代换手册 一、半导体器件型号命名法二、手册中使用的缩略语三、晶体管参数符号及其说明四、晶体管代换的原则和方法五、晶体管型号、用途、参数及其相互代换表六、世界各国晶体管外形尺寸和引脚排列图七、日本晶体管外形、尺寸和引脚排列图 ...
/dl/21458.html
标签: 晶体管 代换手册
上传时间: 2013-11-10
上传用户:wwwe
用ad9850激励的锁相环频率合成器山东省济南市M0P44 部队Q04::00R 司朝良摘要! 提出了一种ad9850和ad9850相结合的频率合成方案! 介绍了ad9850芯片ad9850的基本工作原理" 性能特点及引脚功能! 给出了以1!2345 作为参考信号源的锁相环频率合成器实例! 并对该频率合成器的硬件电路和软件编程进行了简要说明#关键词! !!" 锁相环 ...
/dl/21462.html
标签: 9850 ad 锁相环 激励
上传时间: 2013-10-18
上传用户:hehuaiyu
本文探讨的重点是PCB设计人员利用IP,并进一步采用拓扑规划和布线工具来支持IP,快速完成整个PCB设计。从图1可以看出,设计工程师的职责是通过布局少量必要元件、并在这些元件之间规划关键互连路径来获取IP。一旦获取到了IP,就可将这些IP信息提供给PCB设计人员,由他们完成剩余的设计。 图1:设计工程师获取IP,PCB设计人 ...
/dl/22262.html
标签: PCB 分 利用IP 拓扑规划
上传时间: 2013-10-12
上传用户:sjyy1001
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机