传统的人工耳蜗语音处理器采用ASIC设计,投入成本高,可移植性差,设计了一种基于TMS320VC5509A的人工耳蜗语音处理器。该处理器采用双麦克风接受语音信号,实现了语音信号的自适应噪声消除和CIS (Continuous Interleaved Sampling) 方案。同一段语音由DSP采样处理得到的刺激脉冲与MATLAB采样处理的结果基本相同。实验结果 ...
/dl/31806.html
标签: DSP 人工耳蜗 语音处理器
上传时间: 2013-10-22
上传用户:23333
载波相移正弦脉宽调制(SPWM)技术是一种适用于大功率电力开关变换装置的高性能开关调制策略,在有源电力滤波器中有良好的应用前景。本文介绍了如何利用高性能数字信号处理器TMS320F28335的片内外设事件管理器(EV)模块产生三相SPWM波,给出了程序流程图及关键程序源码。该方法采用不对称规则采样算法,参数计算主要采用查 ...
/dl/31837.html
标签: F28335 28335 SPWM 320F
上传时间: 2013-11-05
上传用户:tzrdcaabb
介绍几种常用的仿真器的设计方案,通过比较分析各自原理的优缺点,结合硬件性能,设计了基于ZWFcore的指令集仿真器ZWISS。通过对其CPU、多级存储单元、陷阱、内存管理单元(MMU)、存储保护系统(MPS)以及物理内存属性(PMA)的仿真,较完善地完成对ZWFcore的仿真。为DSP硬件评估、DSP算法实现提供了良好的软件模拟平台。 ...
/dl/31907.html
标签: DSP 指令集 仿真器
上传时间: 2013-10-09
上传用户:exxxds
本设计采用TMS320F2808 DSP 芯片,制作了一台音频频率数字扫频仪,能够测量未知网络音频范围内的幅频特性。该系统具有良好的可扩展性,关键系统参数软件可调,并可通过算法设计实现相频特性的测量,同时小巧灵活,具有实时性强,精度高的特点。用户可以通过PC 机上友好的用户界面方便灵活地控制整个系统的工作,查看数据 ...
/dl/31985.html
标签: F2808 2808 320F TMS
上传时间: 2013-10-08
上传用户:shawvi
本文结合微机继电保护测试仪的科研项目的研究与实践,提出一种基于 DSP 的微机继电保护测试仪器的设计方案,现已研制成功并转产。该继电保护仪硬件的各功能部件按电路模块化思想独立设计,强弱电、模数之间均有可靠隔离通道,其目的是为了调试方便,并有利于硬件升级;软件部分的高级应用程序操作界面友好、性能优越。整机 ...
/dl/32010.html
标签: DSP 微机继电保护 测试仪
上传时间: 2013-10-18
上传用户:小火车啦啦啦
摘要: 随着微电子技术和计算机技术的迅速发展,PLC(即可编程控制器)在工业控制领域内得到十分广泛地应用。PLC是一种基于数字计算机技术、专为在工业环境下应用而设计的电子控制装置,它采用可编程序的存储器,用来存储用户指令,通过数字或模拟的输入/输出,完成一系列逻辑、顺序、定时、记数、运算等确定的功能, ...
/dl/32398.html
标签: PLC 电梯控制系统 检测
上传时间: 2013-11-18
上传用户:yuanyuan123
针对固定码长Turbo码适应性差的缺点,以LTE为应用背景,提出了一种帧长可配置的Turbo编译码器的FPGA实现方案。该设计可以依据具体的信道环境和速率要求调节信息帧长,平衡译码性能和系统时延。方案采用“自顶向下”的设计思想和“自底而上”的实现方法,对 Turbo编译码系统模块化设计后优化统一,经时序仿真验证后下载配置 ...
/dl/32661.html
标签: Turbo LTE 标准 编译码器
上传时间: 2013-10-28
上传用户:d815185728
随着SoC设计复杂度的提高,验证已成为集成电路设计过程中的瓶颈,而FPGA技术的快速发展以及良好的可编程特性使基于FPGA的原型验证越来越多地被用于SoC系统的设计过程。本文讨论了GPS基带的验证方案以及基于FPGA的设计实现,并对验证过程中的问题进行了分析,并提出相应的解决办法。 ...
/dl/32669.html
标签: FPGA GPS 原型 基带
上传用户:sxdtlqqjl
为了研制高性能的全数字永磁同步电机驱动系统,本文提出了一种基于FPGA的单芯片驱动控制方案。它采用硬件模块化的现代EDA设计方法,使用VHDL硬件描述语言,实现了永磁同步电机矢量控制系统的设计。方案包括矢量变换、空间矢量脉宽调制(SVPWM)、电流环、速度环以及串行通讯等五部分。经过仿真和实验表明,系统具有良好的稳定 ...
/dl/32695.html
标签: FPGA 性能 永磁同步 电机驱动
上传时间: 2013-10-13
上传用户:fdmpy
数字三相锁相环中含有大量乘法运算和三角函数运算,占用大量的硬件逻辑资源。为此,提出一种数字三相锁相环的优化实现方案,利用乘法模块复用和CORDIC算法实现三角函数运算,并用Verilog HDL硬件描述语言对优化前后的算法进行了编码实现。仿真和实验结果表明,优化后的数字三相锁相环大大节省了FPGA的资源,并能快速、准确 ...
/dl/32702.html
标签: FPGA 数字 三相 优化设计
上传时间: 2013-11-15
上传用户:yjj631
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机