数字锁相环实现源码,有很大的参考价值。 由 鉴相器 模K加减计数器 脉冲加减电路 同步建立侦察电路 模N分频器 构成.
/dl/248679.html
标签: 数字锁相环 源码
上传时间: 2014-01-04
上传用户:zq70996813
MATLAB 下的数字信号处理实现示例 包括: 单位脉冲序列 矩形序列 特定冲击串 卷积计算 卷积定律验证
/dl/251298.html
标签: MATLAB 卷积 数字信号处理 单位
上传时间: 2013-12-19
上传用户:songnanhua
数字频率计数器又称通用计数器,是电子测量领域中最常见的测量仪器之一。它可以测量正弦波的频率(周期),脉冲波的频率(周期),脉冲宽度等时间参数。在通信,电子等领域中有广泛的应用。本文对传统的测频方法中存 在的精度低的问题进行了分析:数字频率计数器在测量高频信号时能够达到足够高的测量精度,但在测低频信号 ...
/dl/268750.html
标签: 数字频率 计数器 通用计数器
上传时间: 2013-12-02
上传用户:1159797854
VHDL硬件描述语言与数字逻辑电路设计,需要的朋友可以下载。
/dl/269579.html
标签: VHDL 硬件描述语言 数字逻辑 电路设计
上传时间: 2016-03-10
上传用户:1427796291
数字时钟 时钟能够显示分、秒; 电路具有可调时功能; 电路具有声音报时功能; 时间能够显示时; 提高时钟准确度。
/dl/271241.html
标签: 时钟 电路 数字时钟 分
上传时间: 2014-01-20
上传用户:zhenyushaw
SX-CPLD/FPGA 数字逻辑电路设计实验仪 SX-CPLD/FPGA 数字逻辑电路设计实验仪 产品介绍 1.利用CPLD/FPGA 提供的软硬件开发环境学习最新逻辑IC 设计,以取代TTL/CMOS 复杂的硬件设计。 2.可使用电路绘图法、ABEL 语言、波形图和数字硬件描述语言法(VHDL/AHDL)来开发电路。 3.CPLD/ FPGA 提供引脚可任意设定,故作 ...
/dl/271258.html
标签: FPGA SX-CPLD CPLD 数字逻辑
上传时间: 2016-03-14
上传用户:671145514
实用数字万年历设计:该系统的设计电路是以 AT89S52 单片机为核心控制器,其外围电路主要包括时钟模块,键盘模块,液晶模块, 闹钟模块和与PC 机通信模块等。这种电子时钟不仅具有了一般电子时钟的基本功能,并且具有以下功能:闹 钟时间设置,闹钟音乐选择,显示年月日与星期,显示农历,通过PC 机在Internet 上同步时间,与 ...
/dl/271602.html
标签: 89S S52 AT 89
上传时间: 2013-12-21
上传用户:manlian
VHDL硬件描述语言与数字逻辑电路设计——学习FPGA/CPLD时可参考
/dl/272029.html
标签: VHDL FPGA CPLD 硬件描述语言
上传时间: 2016-03-16
上传用户:nanfeicui
将模拟温度传感器与数字转换接口电路集成在一起,就成为具有数字输出能力的数字温度传感器用ARM嵌入式系统设计
/dl/274101.html
标签: 模拟 数字转换 接口电路 温度传感器
上传时间: 2016-03-21
上传用户:kristycreasy
着重研究了水位、布量、水量和转速脉冲检测原理,给出了详细的水位检测、 重量检测电路。实践表明,系统硬件运行稳定,在进行模糊推理及神经网络学习时具有更快的速度
/dl/274587.html
标签: 水位 检测原理 实践 检测电路
上传时间: 2014-01-27
上传用户:alan-ee
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机