本实验要求设计一个简易的频率计,实现对标准的方波信号进行频率测量,并把测量的结果送到8 位的数码管显示,所要求测量范围是1Hz~99999999Hz。整个设计的基本原理就是对1 秒钟之内输入的方波进行计数,把所得数据保存在计数器里,经过译码器处理之后,然后送往数码管显示。这里采用的方案是在采样时钟的上升沿开始计数,然 ...
/dl/30599.html
标签: EasyFPGA 030 频率计设
上传时间: 2013-11-08
上传用户:kaixinxin196
/dl/31092.html
标签: 频率计设
上传时间: 2013-11-20
上传用户:avensy
单片机C语言简易数字频率计课程设计
/dl/27266.html
标签: 单片机 C语言 数字频率计
上传时间: 2014-12-25
上传用户:q986086481
基于FPGA简易数字频率计设计
/dl/32461.html
标签: FPGA 数字 频率计设
上传时间: 2014-12-28
上传用户:叶夜alex
/dl/39767.html
上传时间: 2013-11-04
上传用户:源码3
利用VHDL语言实现单片简易自动量程数字频率计
/dl/155478.html
标签: VHDL 语言 自动 数字频率计
上传时间: 2013-12-26
上传用户:GHF
简易数字频率计,数码管显示,VHDL语言
/dl/210234.html
标签: 数字频率计
上传时间: 2013-12-12
上传用户:Thuan
这是简易数字频率计题解的幻灯片,希望对大家有用。
/dl/215557.html
标签: 数字频率计 幻灯
上传时间: 2015-10-30
上传用户:nairui21
简易数字频率计,用Verilog HDL编写的,基于Quartus II实现,结构清晰,功能较为全面,能满足简单的频率测量要求
/dl/244601.html
上传时间: 2013-12-08
上传用户:15071087253
简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块,并调试得到正确仿真结果,然后将各个功能模块组合起来。最后作整体仿真、下载,得到实物。由于采用纯数字硬件设计制作,稳定性、可靠性远 ...
/dl/273696.html
标签: FPGA VHDL 模块 分
上传时间: 2016-03-20
上传用户:qq521
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机