排序:上传时间 相关度 下载量 查看数

核心平台 10673

按分类查找:

  • 双单片机数据采集系统中TCPIP网络模块的实现

    随着 微 电 子技术的飞速发展,电子产品越来越微型化,集成化,自动化,低廉化,进而推动着其它许多产业的发展。特别进人21世纪以来,生物技术与电子技术的结合,成为高科技领域的研究热点。199()年由瑞士的Manz和Widmer首先提出的“微全分析系统”〔’〕(microto talan alysissy stems,即ptTAS),通俗地称为“建在芯片上 ...

    /dl/31597.html

    标签: TCPIP 双单片机 数据采集系统 网络模块

    上传时间: 2013-11-15

    上传用户:wangdean1101

  • 单片机在工业无线网络中的具体应用

     如同今天的许多通用单片机(MCU)已经把USB、CAN和以太网作为标准外设集成在芯片内部一样,越来越多的无线网络芯片和无线网络解决方案也在向集成SoC 方向发展,比如第一代产品,Nordic公司nRF905,Chipcon公司cc1010 他们集成了8051兼容的单片机.这些无线单片机适合一般的点对点和点对多点的私有网络应用,如单一产品的遥控 ...

    /dl/31615.html

    标签: 单片机 工业无线网络

    上传时间: 2013-11-02

    上传用户:momofiona

  • 基于DSP_FPGA的GPS接收机平台设计

    基于DSP_FPGA的GPS接收机平台设计

    /dl/31787.html

    标签: DSP_FPGA GPS 接收机 平台设计

    上传时间: 2014-12-28

    上传用户:sclyutian

  • DE2平台应用及DSP Builder技术

    DE2平台应用及DSP Builder技术

    /dl/31908.html

    标签: Builder DE2 DSP

    上传时间: 2013-10-26

    上传用户:非衣2016

  • 基于DM642的声源定位系统的设计

    本论文以MS320DM642数字信号处理器为核心,搭建了声源定位及摄像头自动控制的平台。论文中论述了:McASP的原理和应用方法;声波的A/D变换及采样模块设计以及该模块与DSP的接口设计;通过扩展存储器接口EMIF对DSP进行外部存储器扩展的设计以及地址空间配置;利用CPLD作为地址、数据总线管理模块的设计;UART串行传输模块 ...

    /dl/31982.html

    标签: 642 DM 声源定位

    上传时间: 2013-11-22

    上传用户:rtsm07

  • 基于FPGA的跳频系统快速同步算法设计与实现

    同步技术是跳频系统的核心。本文针对FPGA的跳频系统,设计了一种基于独立信道法,同步字头法和精准时钟相结合的快速同步方法,同时设计了基于双图案的改进型独立信道法,同步算法协议,协议帧格式等。该设计使用VHDL硬件语言实现,采用Altera公司的EP3C16E144C8作为核心芯片,并在此硬件平台上进行了功能验证。实际测试表明 ...

    /dl/32118.html

    标签: FPGA 跳频系统 同步算法

    上传时间: 2013-10-21

    上传用户:JIMMYCB001

  • DB4CE15核心板

    黑金核心板的原理图

    /dl/32174.html

    标签: 4CE DB4 DB 15

    上传时间: 2013-10-19

    上传用户:jackandlee

  • 采用基于FPGA 的方法缩短高级医疗内窥镜系统的开发时间

      电子发烧友网核心提示:医疗内窥镜的市场发展带来了各种挑战,例如,要求增强功能,更高的精度,更好的处理性能,以及更小的体积等。本文介绍Altera高级医疗内窥镜系统解决方案,它使用了1080p视频设计工作台、DSP 构建模块、参考设计,以及 Stratix® V、Cyclone® V 和 Arria® V FPGA 等。通过下文介绍, ...

    /dl/32303.html

    标签: FPGA 内窥镜

    上传时间: 2014-12-28

    上传用户:huxiao341000

  • PowerSOPC-2C35核心板原理图V1.1

    PowerSOPC-2C35核心板原理图

    /dl/32413.html

    标签: PowerSOPC 1.1 35 核心板

    上传时间: 2014-12-28

    上传用户:zhanditian

  • 基于CycloneIII构成的RS编码系统

    本文采用Altera公司的FPGA器件Cyclone III系列EP3C10作为核心器件构成了R-S(255,223)编码系统;利用Quartus II 9.0作为硬件仿真平台,用硬件描述语言Verilog_HDL实现编程,并且通过JTAG接口与EP3C10连接。R-S(Reed-Solomon)码是一类纠错能力很强的特殊的非二进制BCH码,能应对随机性和突发性错误,广泛应用于各种通信 ...

    /dl/32554.html

    标签: CycloneIII RS编码

    上传时间: 2013-11-07

    上传用户:exxxds