排序:上传时间 相关度 下载量 查看数

核密度估计 3119

按分类查找:

  • xilinx ise 7.1下 实现sparten3 basys板上基于8086FPGA软核的吃豆子游戏

    xilinx ise 7.1下 实现sparten3 basys板上基于8086FPGA软核的吃豆子游戏

    /dl/18268.html

    标签: sparten3 xilinx basys 8086

    上传时间: 2013-08-23

    上传用户:417313137

  • FPGA的一些常识及含IP核的VHDL设计源代码

    关于FPGA的一些常识及含IP核的VHDL设计源代码。

    /dl/18625.html

    标签: FPGA VHDL 常识 IP核

    上传时间: 2013-09-03

    上传用户:tsfh

  • 信噪比估计方法研究

    在QPSK调制方式下,分别研究推导了基于辅助数据的极大似然比信噪比估计算法研究、基于矩的信噪比估计算法研究以及基于高阶累积量的信噪比估计算法。通过仿真比较了信噪比估计算法的性能,着重分析比较了采用的迭代次数及数据长度等参数对算法性能的影响,最终根据算法各自的特点给出了相应的适用范围。 ...

    /dl/20342.html

    标签: 信噪比 方法研究

    上传时间: 2013-10-20

    上传用户:15736969615

  • 基于周期平稳的盲信噪比估计方法

    基于对信号的周期平稳统计量的分析,提出了一种高斯白噪声信道下的盲信噪比估计方法。对信号的调制方式没有要求,也不需要发送端发送己知数据。

    /dl/21167.html

    标签: 周期 信噪比

    上传时间: 2013-11-07

    上传用户:hakim

  • 基于Avalon总线的8051MCU IP核的设计

    设计了一款基于Avalon总线的8051MCU IP核。它支持MCS-51指令集,优化内部的结构,通过采用流水线技术、指令映射技术、指令预取技术、微代码技术等极大的提高了IP核的工作速度,使IP核在100MHz时钟下,能够单周期执行一条指令。本设计使用Modelsim软件完成了功能仿真和时序仿真,并在以Altera 公司的Cyclone II FPGA芯片为核 ...

    /dl/29481.html

    标签: Avalon 8051 MCU 总线

    上传时间: 2013-11-02

    上传用户:gundan

  • 基于MC8051软核的星载智能1394终端

    提出了一种星载IEEE 1394智能终端的设计方案,介绍了基于MC8051软核与Actel APA系列FPGA开发IEEE 1394总线接口的设计过程与要点,实现了灵活、小型化、易于扩展的1394总线接口。

    /dl/29783.html

    标签: 8051 1394 MC 软核

    上传时间: 2014-12-27

    上传用户:Aeray

  • 基于EDA技术的单片机IP核设计

    本文介绍了利用EDA技术设计出与MCS-51系列微处理器指令集完全兼容的8位嵌入式微处理器芯片的IP核,并经过验证获得了满意的效果。

    /dl/30068.html

    标签: EDA 单片机 IP核

    上传时间: 2013-10-28

    上传用户:标点符号

  • Cortex-M3 技术参考手册

    Cortex-M3 技术参考手册 Cortex-M3是一个32位的核,在传统的单片机领域中,有一些不同于通用32位CPU应用的要求。谭军举例说,在工控领域,用户要求具有更快的中断速度,Cortex-M3采用了Tail-Chaining中断技术,完全基于硬件进行中断处理,最多可减少12个时钟周期数,在实际应用中可减少70%中断。   单片机的另外一个特点 ...

    /dl/30564.html

    标签: Cortex-M 技术参考手册

    上传时间: 2013-12-04

    上传用户:坏坏的华仔

  • 基于EDA技术的单片机IP核设计

    本文介绍了利用EDA技术设计出与MCS-51系列微处理器指令集完全兼容的8位嵌入式微处理器芯片的IP核,并经过验证获得了满意的效果。

    /dl/30741.html

    标签: EDA 单片机 IP核

    上传时间: 2013-11-14

    上传用户:qq1604324866

  • 一种基于8051核SoC引导程序的设计与实现

    引导程序的开发是系统芯片设计的重要组成部分。针对基于8051核的某控制系统芯片的具体要求,提出了一种系统芯片引导程序的设计策略。该策略思路是:当系统上电复位后,开始执行固化在系统芯片中的引导程序,并加载存储于片外串行接口Flash的用户程序到片内SRAM中;加载完成后,程序无条件跳到SRAM中执行用户程序。在分析该系 ...

    /dl/30894.html

    标签: 8051 SoC 引导程序

    上传时间: 2013-11-23

    上传用户:zhtzht