ISE_IP核创建教程及DDR3_ip核使用注意事项
/dl/39505.html
标签: ISE_IP DDR ip 教程
上传时间: 2015-01-01
上传用户:wangyi39
NiosII软核处理器是Altera公司开发,基于FPGA操作平台使用的一款高速处理器,为了适应高速运动图像采集,提出了一种基于NiosII软核处理的步进电机接口设计,使用verilog HDL语言完成该接口设计,最后通过QuartusII软件,给出了实验仿真结果。 ...
/dl/39863.html
标签: NiosII 软核处理器 步进电机 接口设计
上传时间: 2015-01-02
上传用户:妄想演绎师
以Altera公司的Quartus Ⅱ 7.2作为开发工具,研究了基于FPGA的DDS IP核设计,并给出基于Signal Tap II嵌入式逻辑分析仪的仿真测试结果。将设计的DDS IP核封装成为SOPC Builder自定义的组件,结合32位嵌入式CPU软核Nios II,构成可编程片上系统(SOPC),利用极少的硬件资源实现了可重构信号源。该系统基本功能都在FPGA芯片 ...
/dl/39964.html
标签: FPGA DDS IP核 设计方案
上传时间: 2013-12-22
上传用户:forzalife
昆仑通泰触摸屏应用函数
/dl/40546.html
标签: 函数
上传时间: 2013-11-24
上传用户:sevenbestfei
力控函数手册
/dl/40686.html
标签: ForceControl 7.0 函数
上传用户:阿四AIR
工程资源管理器 如何创建和使用 LabVIEW 中的 LLB 文件 如何使用 VI 的重入属性(Reentrant) 用户自定义控件中 Control, Type Def. 和 Strict Type Def. 的区别 调整控件和函数面板的首选项 在文件夹下直接创建新的 VI 图标编辑器上的鼠标双击技巧 第二章:简单程序结构 顺序结构 选择结构 事件结构 循环结构 定时结构 缓 ...
/dl/41664.html
标签: LabVIEW
上传时间: 2013-11-01
上传用户:ruixue198909
IP核生成文件:(Xilinx/Altera 同) IP核生成器生成 ip 后有两个文件对我们比较有用,假设生成了一个 asyn_fifo 的核,则asyn_fifo.veo 给出了例化该核方式(或者在 Edit-》Language Template-》COREGEN 中找到verilog/VHDL 的例化方式)。asyn_fifo.v 是该核的行为模型,主要调用了 xilinx 行为模型库的模块 ...
/dl/42501.html
标签: modelsim 仿真 IP核 仿真库
上传时间: 2013-11-02
上传用户:谁偷了我的麦兜
IO函数调用测试
/dl/100012.html
标签: 函数 测试
上传时间: 2014-01-11
上传用户:hustfanenze
msgctl函数的使用例子
/dl/100021.html
标签: msgctl 函数
上传时间: 2014-01-30
上传用户:caixiaoxu26
msgget函数的使用例子
/dl/100022.html
标签: msgget 函数
上传时间: 2014-11-25
上传用户:tyler
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机