这是我们做课程设计的时候频率发生器的一些程序模块,希望对大家有用
/dl/136720.html
标签: 频率 发生器 程序 模块
上传时间: 2015-04-03
上传用户:从此走出阴霾
PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), 数字锁相技术在通信领域应用非常广泛,本例用VHDL描述了一个锁相环作为参考,源码已经调试过。编译器synplicty.Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF ...
/dl/137276.html
标签: PLL 数字锁相环 接收 数字
上传时间: 2013-12-31
上传用户:hphh
这是一个用AT89C51制作的2.4G频率计的源程序
/dl/137463.html
标签: 2.4 89C C51 AT
上传时间: 2015-04-05
上传用户:chfanjiang
此程序完成功200HZ的固定频率,稳定性很高,波形失真度小,如果要想产生固定频率,这个程序是最好的选择!
/dl/137618.html
标签: 200 程序 固定频率 HZ
上传时间: 2014-07-05
上传用户:daguda
程序用VHDL实现: 利用一秒定时测量频率 并且显示,范围0~
/dl/137919.html
标签: VHDL 程序 定时 测量
上传时间: 2015-04-06
上传用户:sxdtlqqjl
程序用VHDL实现: 频率合成,DDS 主要调用LPM
/dl/137920.html
标签: VHDL 程序 频率合成
上传用户:电子世界
用CY7C630芯片做USB转串口的汇编原程序,里面有编译生成的hex文件.写入芯片就可使用.最高波特率为24
/dl/138320.html
标签: C630 630 CY7 USB
上传时间: 2015-04-07
上传用户:royzhangsz
DDS的vhdl语言源程序实现 该程序可实现1HZ频率步进
/dl/138696.html
标签: vhdl DDS 1HZ 语言
上传时间: 2014-12-06
上传用户:agent
最高优先级编码器 8位相等比较器 三人表决器(三种不同的描述方式) 加法器描述 8位总线收发器:74245 (注2) 地址译码(for m68008) 多路选择器(使用select语句) LED七段译码 多路选择器(使用if-else语句) 双2-4译码器:74139 多路选择器(使用when-else语句) 二进制到BCD码转换 多路选择器 (使用case语 ...
/dl/139685.html
标签: m68008 select 74245 for
上传时间: 2015-04-11
上传用户:tianyi223
开发系统上采用的时钟信号的频率是20MHz,可分别设计计数器对其计数,包括计秒、分、小时、日、周、月以及年等。在每一级上显示输出,这样就构成了一个电子日历和时钟的模型。为了可以随意调整计数值,还应包含设定计数初值的电路 ...
/dl/139901.html
标签: MHz 20 开发系统 时钟信号
上传时间: 2014-07-30
上传用户:wlcaption
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机