提出了一种基于FPGA的时钟跟踪环路的设计方案,该方案简化了时钟跟踪环路的结构,降低了时钟调整电路的复杂度。实际电路测试结果表明,该方案能够使接收机时钟快速准确地跟踪发射机时钟的变化,且时钟抖动小、稳准度高、工作稳定可靠。 ...
/dl/40230.html
标签: FPGA 时钟 跟踪环路
上传时间: 2015-01-02
上传用户:bhqrd30
摘要:本应用指南提供了一种方法可从3.3V接口对Spartan™-3和Spartan-3L FPGA进行配置。它针对每种配置模式都提供了一组经验证的连接框图。这些框图是完整且可直接使用的解决方案。
/dl/40311.html
标签: Spartan FPGA 3.3 应用指南
上传用户:ch3ch2oh
PROE的配置文件让不少初学者感到烦恼,尽管不少教材里都会提到关于PROE的配置文件。但大多数显得过于理论化,而不便于初学者理解,可操作性不强。本文力求以通俗的语言结合实际运用向大家介绍PROE的配置文件,希望能给各位带来帮助。 ...
/dl/40365.html
标签: config PROE pro 系统配置
上传时间: 2013-11-03
上传用户:lps11188
PCB 布线原则连线精简原则连线要精简,尽可能短,尽量少拐弯,力求线条简单明了,特别是在高频回路中,当然为了达到阻抗匹配而需要进行特殊延长的线就例外了,例如蛇行走线等。安全载流原则铜线的宽度应以自己所能承载的电流为基础进行设计,铜线的载流能力取决于以下因素:线宽、线厚(铜铂厚度)、允许温升等,下表给出了 ...
/dl/40424.html
标签: PCB 布线原则
上传用户:15070202241
Hyperlynx仿真应用:阻抗匹配.下面以一个电路设计为例,简单介绍一下PCB仿真软件在设计中的使用。下面是一个DSP硬件电路部分元件位置关系(原理图和PCB使用PROTEL99SE设计),其中DRAM作为DSP的扩展Memory(64位宽度,低8bit还经过3245接到FLASH和其它芯片),DRAM时钟频率133M。因为频率较高,设计过程中我们需要考虑DRAM的数据 ...
/dl/40436.html
标签: Hyperlynx 仿真 阻抗匹配
上传时间: 2013-12-17
上传用户:debuchangshi
混合神经解耦极点配置控制器及其应用
/dl/40755.html
标签: 解耦 控制器
上传用户:devin_zhong
TD 文本显示器上显示实时时钟
/dl/40786.html
标签: 0468 文本显示器 实时时钟 视频
上传时间: 2013-10-08
上传用户:daguda
RSM系列数据采集模块配置测试工具 应用程序
/dl/41933.html
标签: RSM 数据采集模块 测试工具
上传时间: 2013-10-22
上传用户:MATAIYES
ZWG系列本地配置示例 视频演示
/dl/42021.html
标签: ZWG 本地配置
上传用户:yuzsu
SPI(Serial Peripheral Interface,串行外围接口)是Motorola公司提出的外围接口协议,它采用一个串行、同步、全双工的通信方式,解决了微处理器和外设之间的串行通信问题,并且可以和多个外设直接通信,具有配置灵活,结构简单等优点。根据全功能SPI总线的特点,设计的SPI接口可以最大发送和接收16位数据;在主模式和从模 ...
/dl/42297.html
标签: SPI 接口的设计
上传时间: 2013-11-11
上传用户:himbly
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机