排序:上传时间 相关度 下载量 查看数

时钟定时 6925

按分类查找:

  • 简易定时器电路及制作

    简易定时器电路及制作

    /dl/10568.html

    标签: 定时器电路

    上传时间: 2013-07-08

    上传用户:wqxstar

  • 电子时钟

    万年历 电子时钟 可调 可置数 电路图

    /dl/10591.html

    标签: 电子时钟

    上传时间: 2013-06-27

    上传用户:shinnsiaolin

  • PowerPC 和Dallas 的时钟芯片接口设计1

    分析摩托罗拉的PowerPC 系列处理器和Dallas 的实时时钟芯片的时序,并详细给出一种较为实用的接口设计方法。

    /dl/10690.html

    标签: PowerPC Dallas 时钟芯片 接口设计

    上传时间: 2013-07-08

    上传用户:greenmile

  • DS12C887中文资料 (实时时钟芯片)

    DS12C887 实时时钟芯片功能丰富,可以用来直接代替IBM PC 上的时钟日历芯片DS12887,同时,它的管脚也和MC146818B、DS12887 相兼容。由于DS12C887 能够自动产生世

    /dl/11203.html

    标签: C887 12C 887 DS

    上传时间: 2013-06-20

    上传用户:hhkpj

  • FPGA内嵌200MHz低噪声锁相环时钟发生器

    FPGA器件在通信、消费类电子等领域应用越来越广泛,随着FPGA规模的增大、功能的加强对时钟的要求也越来越高。在FPGA中嵌入时钟发生器对解决该问题是一个不错的选择。本论文首先,描述并分析了电荷泵锁相环时钟发生器的体系结构、组成单元及各单元的非理想特性;然后讨论并分析了电荷泵锁相环的小信号特性和瞬态特性;并给出 ...

    /dl/11850.html

    标签: FPGA 200 MHz 内嵌

    上传时间: 2013-04-24

    上传用户:变形金刚

  • 单片机时钟系统

    教你如何做时钟,做一个你想要的万年历,不错的哦,想的请下载

    /dl/11970.html

    标签: 单片机 时钟

    上传时间: 2013-05-16

    上传用户:hainan_256

  • 卷积码在CDMA2000中的应用及其译码器FPGA实现

    数字信息在有噪声的信道中传输时,受到噪声的影响,误码总是不可避免的。根据香农信息理论,只要使Es/N0足够大,就可以达到任意小的误码率。采用差错控制编码,即信道编码技术,可以在一定的Es/N0条件下有效地降低误码率。按照对信息元处理方式不同,信道编码分为分组码与卷积码两类。卷积码的k0和n0较小,实现最佳译码与准 ...

    /dl/12022.html

    标签: CDMA 2000 FPGA 卷积码

    上传时间: 2013-06-24

    上传用户:lingduhanya

  • 突发OFDM系统接收机同步算法设计及其FPGA实现

    目前,以互联网业务为代表的网络应用,正快速地向包括数据、语音、图像的综合宽带多媒体方向发展,构建宽带化、大容量、全业务、智能化的现代通信网络已成为大势所趋.宽带无线接入(BWA)凭借其组网快速灵活、运营维护方便及成本较低等竞争优势,迅速成为市场热点,各种微波、无线通信领域的先进手段和方法不断引入,各种宽带无线接 ...

    /dl/12047.html

    标签: OFDM FPGA 接收机

    上传时间: 2013-04-24

    上传用户:zhoujunzhen

  • 手把手教你学AVR单片机C程序设计实验程序

    目录 第1章 概述 1.1 采用C语言提高编制单片机应用程序的效率 1.2 C语言具有突出的优点 1.3 AvR单片机简介 1.4 AvR单片机的C编译器简介 第2章 学习AVR单片机C程序设计所用的软件及实验器材介绍 2.1 IAR Enlbedded Workbench IDE C语言编译器 2.2 AVR Studio集成开发环境 2.3 PonyProg2000下载软件及 ...

    /dl/12053.html

    标签: AVR 手把手 单片机 C程序

    上传时间: 2013-07-30

    上传用户:yepeng139

  • 基于FPGA的8位增强型CPU设计与验证

    随着信息技术的发展,系统级芯片SoC(System on a Chip)成为集成电路发展的主流。SoC技术以其成本低、功耗小、集成度高的优势正广泛地应用于嵌入式系统中。通过对8位增强型CPU内核的研究及其在FPGA(Field Programmable Gate Arrav)上的实现,对SoC设计作了初步研究。 在对Intel MCS-8051的汇编指令集进行了深入地分析的基础 ...

    /dl/12138.html

    标签: FPGA CPU 8位 增强型

    上传时间: 2013-04-24

    上传用户:jlyaccounts