排序:上传时间 相关度 下载量 查看数

数据通讯系统 76654

按分类查找:

  • VIP专区-单片机源代码精选合集系列(70)

    数字逻辑基础教程 PDF版

    /dl/69.html

    标签: 数字逻辑 基础教程

    上传时间: 2013-04-15

    上传用户:eeworm

  • VIP专区-嵌入式/单片机编程源码精选合集系列(30)

    实用轴承手册

    /dl/128.html

    标签:

    上传时间: 2013-04-15

    上传用户:eeworm

  • MATLAB.V7.1.WINDOWS版本.ZIP

    机械原理与机构学

    /dl/175.html

    标签: 机械原理 机构学

    上传时间: 2013-08-02

    上传用户:eeworm

  • 直线电机的计算机辅助设计及仿真研究.rar

    该课题主要针对直线电机的计算机辅助设计,以流行的VisualBasic作为直线电机软件的开发平台,结合AutuCAD2000关于VisualBasic的二次开发,并在MicrosoftAccess数据库平台上建立了数据管理系统,开发出一个具有良好用户界面的交互性的直线电机CAD软件系统.该软件系统以可视化思想为指导,以人-机交互的方式运行.由于用户界面十分 ...

    /dl/7914.html

    标签: 直线电机 仿真研究 计算机辅助设计

    上传时间: 2013-06-01

    上传用户:jlyaccounts

  • 基于FPGA的RS255,223编解码器的高速并行实现.rar

    随着信息时代的到来,用户对数据保护和传输可靠性的要求也在不断提高。由于信道衰落,信号经信道传输后,到达接收端不可避免地会受到干扰而出现信号失真。因此需要采用差错控制技术来检测和纠正由信道失真引起的信息传输错误。RS(Reed—Solomon)码是差错控制领域中一类重要的线性分组码,由于它编解码结构相对固定,性能 ...

    /dl/9158.html

    标签: FPGA 255 223

    上传时间: 2013-04-24

    上传用户:思琦琦

  • WCDMA下行链路同步的研究和FPGA实现.rar

    同步技术在许多通讯系统中都是至关重要的,而WCDMA作为第三代移动通信的标准之一,对其同步算法进行研究是非常必要的。FPGA在许多硬件实现中充当了很重要的角色,所以研究如何在FPGA上实现同步算法是非常具有实际意义的。 本文讨论了三步小区搜索的算法,仿真了其性能,并且对如何进行算法的FPGA移植展开了深入的讨论。 本 ...

    /dl/9320.html

    标签: WCDMA FPGA 下行链路

    上传时间: 2013-08-05

    上传用户:leileiq

  • 基于FPGA的海事卫星突发信号位同步检测研究及实现.rar

    码元定时恢复(位同步)技术是数字通信中的关键技术。位同步信号本身的抖动、错位会直接降低通信设备的抗干扰性能,使误码率上升,甚至会使传输遭到完全破坏。尤其对于突发传输系统,快速、精确的定时同步算法是近年来研究的一个焦点。本文就是以Inmarsat GES/AES数据接收系统为背景,研究了突发通信传输模式下的全数字接收机 ...

    /dl/9414.html

    标签: FPGA 海事卫星 信号

    上传时间: 2013-04-24

    上传用户:yare

  • ZigBee远程数据采集系统的设计与实现.rar

    本论文对ZigBee技术进行广泛深入的分析和研究,使用ZigBee协议设计应 用程序并结合硬件进行实验,

    /dl/9483.html

    标签: ZigBee 远程数据 采集系统

    上传时间: 2013-04-24

    上传用户:三人用菜

  • 基于LabVIEW与单片机串口的信号处理的研究

    基于LabVIEW与单片机串口的信号处理的研究:介绍了一种利用单片机采集数据,LabVIEW作为开发平台,二者之间通过串口实现数据通信的数据采集系统,利用LabVIEW的图形环境进行频谱分析。通

    /dl/9769.html

    标签: LabVIEW 单片机串口 信号处理

    上传时间: 2013-06-24

    上传用户:xjz632

  • RS(255,223)译码器的FPGA实现及其性能测试

      本课题首先研究了常规的RS译码器的算法,确定在关键方程的计算中采用一种新改进的BM算法,然后提出了基于复数基的有限域快速并行乘法器和利用幂指数相减进行除法计算的有限域除法器,通过这些优化方法提高了RS译码器的速度,减少了译码延时和硬件资源使用,最后利用VHDL硬件描述语言在FPGA上实现了流水线处理的RS(255,2 ...

    /dl/9996.html

    标签: FPGA 255 223 译码器

    上传时间: 2013-06-29

    上传用户:gokk