排序:上传时间 相关度 下载量 查看数

数据跳线 28619

按分类查找:

  • 一种通用单片机数据采集电路的设计

    在单片机应用系统中,有时需要采集大量的开关信号,由于信号多且接入方式不同,使得电路较复杂,占用了单片机大量资源,数据采集软件的开发量也较大。笔者用纯数字电路设计了一个特别适合于远程大数据量采集的电路(最大可采集1024个开关量,附图所示电路可采集192个开关量)。 电路由双二进制加法计数器CD452 ...

    /dl/29604.html

    标签: 用单片机 数据采集电路

    上传时间: 2013-10-14

    上传用户:tonyshao

  • W-RXM2013高性能ASK无线超外差射频接收模块

    W-RXM2013基于高性能ASK无线超外差射频接收芯片 设计,是一款完整的、体积小巧的、低功耗的无线接 收模块。 模块采用超高性价比ISM频段接收芯片设计 主要设定为315MHz-433MHz频段,标准传输速率下接 收灵敏度可达到-115dbm。并且具有行业内同类方案W-RXM2013 Micrel、SYNOXO、PTC等知名品牌的芯片所不具备的超强抗干扰能力 ...

    /dl/34007.html

    标签: W-RXM 2013 ASK 性能

    上传时间: 2013-10-08

    上传用户:dapangxie

  • 从串口读取数据

    从串口读取数据,有两种方法,1、每接收一个EV_RXCHAR,就用ReadFile读一次,这样我觉得太恐怖了。2、接收到一个EV_RXCHAR后,等一定数据量的CPU周期(GetTickCount),再一次性读取缓冲区里的数据。这样做,一般情况下不会有问题,但是,如果数据很多,过了“一定数据量的CPU周期”,还没收完数据怎么办?就会少读数据了。 我 ...

    /dl/128404.html

    标签: 串口 读取 数据

    上传时间: 2014-01-24

    上传用户:cylnpy

  • 本文件是串口0、1测试程序

    本文件是串口0、1测试程序,将跳线器JP7、JP11短接。使用外部22.1184MHz晶振。 功能:Uart驱动程序,包括初始化、波特率设置,单字节发送接收、字符串发送接受等。 程序运行时向PC机发送"WWW.MLARM.COM";接收到PC机的数据后,再将该数据发送 回PC机。按开发板上键盘,将该键值发送到PC机.串口调试最好应用支持中文格式 的 ...

    /dl/235807.html

    标签: 串口 测试程序

    上传时间: 2013-12-30

    上传用户:baitouyu

  • 本源码维MSP430F149控制IIC协议的AD芯片DAC5571

    本源码维MSP430F149控制IIC协议的AD芯片DAC5571,并再1602液晶上显示数据 MCU的P1.0、P1.1 端口与DAC5571 的SDA、SCK端口连接,通过在两个GPIO上模拟 I2C时序从而实现对DAC的操作。可以看到,DAC5571 的输出端Vout连接到了跳线座P7 的第 1 脚。如果用短路帽将跳线座J1 的 2 脚 和 3 脚连接,则DAC的输出直接驱动LED,可以 ...

    /dl/316333.html

    标签: 430F F149 5571 MSP

    上传时间: 2016-07-04

    上传用户:cuiyashuo

  • 基于51单片机的RS485从机系统设计

    题目:基于51单片机的RS485从机系统设计   单片机接口资源配置: 1.   上电复位电路; 2.   晶振电路采用11.0592Mhz晶振; 3.   485接口电路(P3.7用于485芯片的收发控制,收发管脚接单片机的rxd和txd); 4.   P2口通过外部跳线接相应的高低电平,配置 ...

    /dl/522600.html

    标签: 51单片机 从机通信

    上传时间: 2020-06-18

    上传用户:umuo

  • 基于FPGA的硬件防火墙设计和实现.rar

    本文提出了一种基于FPGA的硬件防火墙的实现方案,采用了FPGA来实现千兆线速的防火墙。传统的基于X86等通用CPU的防火墙无法支撑快速增长的网络速度,无法实现线速过滤和转发。本文在采用FPGA可编程器件+通用CPU模式下,快速处理网络数据。网络数据在建立连接跟踪后,直接由FPGA实现的快速处理板直接转发,实现了网络数据的线 ...

    /dl/9201.html

    标签: FPGA 硬件 防火墙

    上传时间: 2013-06-21

    上传用户:zxh1986123

  • DAC0832应用电路图

    DI0~DI7:数据输入线,TLL电平。 ILE:数据锁存允许控制信号输入线,高电平有效。 CS:片选信号输入线,低电平有效。 WR1:为输入寄存器的写选通信号。 XFER:数据传送控制信号输入线,低电平有效。

    /dl/15532.html

    标签: 0832 DAC 应用电路图

    上传时间: 2013-04-24

    上传用户:小枫残月

  • 基于FPGA的乒乓球游戏硬件电路的设计与实现

    基于FPGA的乒乓球游戏硬件电路的设计与实现,有完整的VHDL代码,并有PDF详细说明如何下载及跳线设置,并在GW48系列开发平台上下载调试成功

    /dl/18469.html

    标签: FPGA 硬件电路

    上传时间: 2013-08-30

    上传用户:牧羊人8920

  • 基于FPGA的乐曲硬件演奏电路设计的实现

    基于FPGA的乐曲硬件演奏电路设计的实现,有完整的VHDL代码,并有PDF详细说明如何下载及跳线设置,并“梁祝”在GW48系列开发平台上下载调试成功。音乐优美

    /dl/18486.html

    标签: FPGA 硬件 电路设计

    上传时间: 2013-08-30

    上传用户:zhangzhenyu