用AT89C51制作八位数字频率计源程序。
/dl/257603.html
标签: 89C C51 AT 89
上传时间: 2014-01-12
上传用户:561596
简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块,并调试得到正确仿真结果,然后将各个功能模块组合起来。最后作整体仿真、下载,得到实物。由于采用纯数字硬件设计制作,稳定性、可靠性远 ...
/dl/273696.html
标签: FPGA VHDL 模块 分
上传时间: 2016-03-20
上传用户:qq521
采用Verilog HDL语言编写的数字频率计,被测波形分别为方波、三角波和正弦波;采用6个数码管显示结果,三档量程可调,工程价值很高,
/dl/273951.html
标签: Verilog HDL 语言 编写
上传时间: 2016-03-21
上传用户:kr770906
基于FPGA的数字频率计的设计,可测量从1hz到10000hz,误差在1hz以内,是EDA课程学习很好的实例。
/dl/283949.html
标签: FPGA 数字频率计
上传时间: 2014-01-02
上传用户:wang5829
课程设计-数字频率计 能够很好实现频率计功能
/dl/292070.html
标签: 数字频率计 频率计
上传时间: 2013-12-15
上传用户:电子世界
数字频率计的程序,通过汇编语言来编写,并加了很多注释语句,对有点汇编经验的人来说,看懂不是难事。
/dl/293697.html
标签: 数字频率计 程序
上传时间: 2016-05-09
上传用户:kikye
本程序实现了一个数字频率计。它由一个测频控制信号发生器TESTCTL,8个有时钟的十进制计数器CNT10,一个32位锁存器REG32B组成。
/dl/301525.html
标签: TESTCTL 程序 数字频率计 控制信号
上传时间: 2013-12-16
上传用户:894898248
用VHDL实现数字频率计,1. 时基产生与测频时序控制电路模块2. 待测信号脉冲计数电路模块3.锁存与译码显示控制电路模块4.顶层电路模块.
/dl/304246.html
标签: 电路模块 VHDL 数字频率计 信号
上传时间: 2016-06-04
上传用户:ls530720646
简易数字频率计题解.( 1997年 B 题 ) 编写与讲解人:田良(东南大学无线电系,2003年3月12日) 一)任务 设计并制作一台数字显示的简易频率计。 (二)要求 1.基本要求 (1)频率测量 a.测量范围 信号:方波、正弦波 幅度:0.5V~5V[注] 频率:1Hz~1MHz b.测试误差≤0.1% (2)周期测量 a.测量范围 信号:方波、正弦波 ...
/dl/307072.html
标签: 1997 2003 数字频率计 东南大学
上传时间: 2013-12-26
上传用户:xg262122
基于高速串行BCD 码除法的数字频率计的设计
/dl/313038.html
标签: BCD 高速串行 除法 数字频率计
上传时间: 2013-12-23
上传用户:杜莹12345
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机