以CPLD器件EPM7128SLC84-15为核心实现的简易数字频率计,采用在一定时间内对数字脉冲计数的方法,可直接测量TTL电平的数字脉冲信号的频率、周期和脉宽。其他一些信号可经过信号预处理电路变换后测量。 量程:1Hz~999999Hz 输入信号:(1)TTL电平数字脉冲信号;(2)方波/正弦波,幅度0.5~5V 显示:七段数码管显示频率(Hz ...
/dl/412366.html
标签: CPLD 7128 EPM SLC
上传时间: 2013-12-15
上传用户:wuyuying
课程设计要求设计并用FPGA实现一个数字频率计,功能:频率计。具有4位显示,能自动根据7位十进制计数的结果,自动选择有效数据的
/dl/420224.html
标签: FPGA 数字频率计 频率计
上传时间: 2013-12-21
上传用户:fxf126@126.com
数字频率计实验报告,帮助你写一个完美的报告,格式很规范,正品报告模板
/dl/424204.html
标签: 报告 数字频率计 实验报告 美的
上传时间: 2017-04-06
上传用户:zsjinju
设计数字频率计的程序及实验报告,可直接仿照本程序进行设计
/dl/433115.html
标签: 数字频率计 实验报告 程序
上传时间: 2014-01-17
上传用户:zhouchang199
数字频率计程序,网上下载后已改动过,能用
/dl/436574.html
标签: 数字频率计 程序
上传时间: 2013-12-25
上传用户:wab1981
EDA基于VHDL语言的数字频率计的设计及其仿真
/dl/438066.html
标签: VHDL EDA 语言 数字频率计
上传时间: 2017-05-10
上传用户:CSUSheep
4位数字频率计的verilog HDL设计,精度比较准的
/dl/440223.html
标签: verilog HDL 数字频率计
上传时间: 2014-01-06
上传用户:shus521
基于FPGA的自适应数字频率计,测量范围1Hz-99.9MHz
/dl/442527.html
标签: FPGA 数字频率计
上传时间: 2013-12-23
上传用户:ztj182002
数字频率计是一种用来测试周期性变化信号工作频率的装置。其原理是在规定的单位时间(闸门时间)内,记录输入的脉冲的个数。我们可以通过改变记录脉冲的闸门时间来切换测频量程。本文利用EDA技术中的Max+plusⅡ作为开发工具,设计了基于FPGA的8位十进制频率计,并下载到在系统可编程实验板的EPF10K20TC144-4器件中测试实现了 ...
/dl/444247.html
标签: 数字频率计 周期 变化 信号
上传时间: 2013-12-31
上传用户:1079836864
8位十进制数字频率计 测量频率范围在1HZ—1MHZ之间
/dl/448543.html
标签: 1MHZ 1HZ 8位 十进制
上传时间: 2017-06-04
上传用户:aeiouetla
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机