为了减少电力电子装置对电网引起的谐波污染,在变频器接入电网之前加入PFC电路是一种趋势。讨论了基于TMS320LF2407的全数字控制的单相PFC电路的工作原理,并由此得到了主电路参数的选取原则;建立了单相Boost型数字PFC的小信号动态模型,并分析了基于该模型的数字控制设计方法,给出了设计软件流程;最后搭建了一台样机,在实际 ...
/dl/31981.html
标签: Boost DSP PFC 单相
上传时间: 2014-12-28
上传用户:zhangyi99104144
编码器倍频、鉴相电路在FPGA中的实现
/dl/32096.html
标签: FPGA 编码器 倍频 中的实现
上传时间: 2013-11-08
上传用户:38553903210
文章详细介绍了一种以Xilinx 公司生产的CPLD 器件XC9536 为核心来产生电机绕组参考电流, 进而实现具有绕组电流补偿功能的两相混合式步进电动机10 细分和50 细分运行方式的方法。实践证明, 该方法可以有效地提高两相混合式步进电动机系统的运行效果。 ...
/dl/32679.html
标签: CPLD 器件 中的应用 步进电动
上传时间: 2013-11-15
上传用户:lnnn30
为实现设备中存在的低速数据光纤通信的同步复接/ 分接,提出一种基于FPGA 的帧同步头信号提取检测方案,其中帧头由7 位巴克码1110010 组成,在数据的接收端首先从复接数据中提取时钟信号,进而检测帧同步信号,为数字分接提供起始信号,以实现数据的同步分接。实验表明,此方案成功地在光纤通信系统的接收端检测到帧同步信号,从 ...
/dl/32680.html
标签: FPGA 光纤通信系统 帧同步 检测
上传时间: 2013-10-17
上传用户:q123321
数字三相锁相环中含有大量乘法运算和三角函数运算,占用大量的硬件逻辑资源。为此,提出一种数字三相锁相环的优化实现方案,利用乘法模块复用和CORDIC算法实现三角函数运算,并用Verilog HDL硬件描述语言对优化前后的算法进行了编码实现。仿真和实验结果表明,优化后的数字三相锁相环大大节省了FPGA的资源,并能快速、准确 ...
/dl/32702.html
标签: FPGA 数字 三相 优化设计
上传用户:yjj631
介绍了应用VHDL技术设计嵌入式全数字锁相环路的方法。详细描述了其工作原理和设计思想,并用可编程逻辑器件FPGA加以实面。
/dl/32715.html
标签: FPGA 全数字 锁相环路
上传用户:ruixue198909
设计了一种由直接数字频率合成(DDS)、倍频链构成的三次变频直接频率合成方案,实现了低相噪捷变频高分辨率毫米波雷达频率合成器设计。利用直接频率合成器的倍频输出取代传统三次变频毫米波频率源的锁相环(PLL),同时提供线性调频(LFM)信号,优化DDS和变频方案的频率配置关系。利用FPGA电路进行高速控制,较好地解决了毫米波 ...
/dl/32735.html
标签: 毫米波 捷变 高分辨率 雷达
上传时间: 2014-01-06
上传用户:brain kung
ADI锁相环
/dl/32841.html
标签: 4159 ADF ADI 锁相环
上传时间: 2013-10-27
上传用户:zaizaibang
文中设计了一种可编程的FM锁相发射机。利用Atmega8实现与计算机的串口通信,实现对锁相环芯片和数字电位器的配置,达到改变输出频率和调制频偏的目的。发射机输出频率覆盖2 200~2 300 MHz,调制响应100 Hz~3.5 MHz,能够满足大部分FM体制遥测系统的需要。 ...
/dl/33028.html
标签: 可编程 发射机 锁相
上传时间: 2013-10-23
上传用户:181992417
摘要: 利用多层感知器神经网络和自组织映射神经网络对球墨铸铁、可锻铸铁和灰铸铁的金相图像进行了分割提取。通过对比以上两种方法分割后的图像质量和定量分析样本图像中的石墨结构、珍珠岩/铁氧体结构所占的百分含量后发现,多层感知器网络分割提取的结果与样本实际的结果更加接近,而自组织映射神经网络分割提取的结果则 ...
/dl/33045.html
标签: 人工神经网络 中的应用 图像分割
上传时间: 2014-12-29
上传用户:icarus
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机