AVR高速嵌入式单片机原理与应用(修订版)详细介绍ATMEL公司开发的AVR高速嵌入式单片机的结构;讲述AVR单片机的开发工具和集成开发环境(IDE),包括Studio调试工具、AVR单片机汇编器和单片机串行下载编程;学习指令系统时,每条指令均有实例,边学习边调试,使学习者看得见指令流向及操作结果,真正理解每条指令的功能及使用注意 ...
/dl/31556.html
标签: AVR 高速嵌入式 单片机原理
上传时间: 2013-11-08
上传用户:xcy122677
单片机应用技术选编10 目录 第一章 专题论述1.1 嵌入式系统的技术发展和我们的机遇(2)1.2 一种新的电路设计和实现方法——进化硬件(8)1.3 从8/16位机到32位机的系统设计(13)1.4 混合SoC设计(18)1.5 AT24系列存储器数据串并转换接口的IP核设计(23)1.6 低能耗嵌入式系统的设计(28)1.7 嵌入式应用中的零功耗系统设计(31)1.8 数 ...
/dl/31569.html
标签: 单片机 应用技术
上传时间: 2013-12-04
上传用户:vmznxbc
单片机应用技术选编(11) 目录 第一章 专题论述 1.1 3种嵌入式操作系统的分析与比较(2) 1.2 KEIL RTX51 TINY内核的分析与应用(8) 1.3 中间件技术及其发展展望(13) 1.4 嵌入式实时操作系统μC/OSⅡ的移植探讨(19) 1.5 μC/OSⅡ的移植及其应用系统开发(23) 1.6 片上系统的总线结构发展现状及前景(27) 1.7 SoC&mdas ...
/dl/31586.html
上传时间: 2013-11-06
上传用户:569342831
循环冗余码(cRc)是种常用的检测错误码,广泛应用十测控I耍通信领域。文中介绀基于Tt54x系列DsP的cR【:软件实上见力法。
/dl/32023.html
标签: CRC DSP 编码
上传用户:tom_man2008
介绍了符合CCSDS标准的RS(255,223)码译码器的硬件实现结构。译码器采用8位并行时域译码算法,主要包括了修正后的无逆BM迭代译码算法,钱搜索算法和Forney算法。采用了三级流水线结构实现,减小了译码器的时延,提高了译码的速率,使用了VHDL语言完成译码器的设计与实现。测试表明,该译码器性能优良,适用于高速通信。 ...
/dl/32211.html
标签: FPGA RS码 译码器
上传时间: 2013-10-17
上传用户:cc1915
FPGA_DIY拨码开关实验源码
/dl/32312.html
标签: FPGA DIY 拨码开关 实验
上传时间: 2013-10-09
上传用户:liu123
基于FPGA的循环冗余校验算法实现
/dl/32484.html
标签: FPGA 循环冗余 校验算法
上传用户:busterman
基于解决Xmodem协议中CRC校验的目的,以经典的LFSR硬件电路为基础,采用了按字节并行运算CRC校验码,以及多字节CRC算法的方法。在Quartus II环境下,通过以VHDL语言仿真试验,得出Xmodem协议中CRC校验,以多字节循环并行CRC算法能够满足高速实时性要求的结论。 ...
/dl/32523.html
标签: Xmodem FPAG CRC 协议
上传时间: 2013-11-18
上传用户:lty6899826
通过对伪码捕获原理进行分析以及对各种捕获方法进行比较,确定一种性能好、易实现的串并混合搜索捕获方案。并给出了一个在实际系统中成功应用的捕获电路,用Modelsim对伪码捕获电路部分模块的性能进行了仿真。
/dl/32576.html
标签: FPGA 扩频码
上传时间: 2013-11-04
上传用户:xiaoyuer
针对固定码长Turbo码适应性差的缺点,以LTE为应用背景,提出了一种帧长可配置的Turbo编译码器的FPGA实现方案。该设计可以依据具体的信道环境和速率要求调节信息帧长,平衡译码性能和系统时延。方案采用“自顶向下”的设计思想和“自底而上”的实现方法,对 Turbo编译码系统模块化设计后优化统一,经时序仿真验证后下载配置 ...
/dl/32661.html
标签: Turbo LTE 标准 编译码器
上传时间: 2013-10-28
上传用户:d815185728
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机