排序:上传时间 相关度 下载量 查看数

引脚定义 4797

按分类查找:

  • 能完全模拟DDS芯片的工作

    能完全模拟DDS芯片的工作,在CPLD的输出引脚后接上相应的D/A转换芯片并接上低通滤波器,将得到非常好的正旋波

    /dl/17662.html

    标签: DDS 模拟 芯片

    上传时间: 2013-08-09

    上传用户:3294322651

  • 利用FPGA驱动LED显示

    FPGA驱动LED显示:运用硬件描述语言(如VHDL)设计一个显示译码驱动器,即将要显示的字符译成8段码。由于FPGA有相当多的引脚端资源,如果显示的位数N较少,可以直接使用静态显示方式,即将每一个数码管都分别连接到不同的8个引脚线上,共需要8×N条引脚线控制. ...

    /dl/17716.html

    标签: FPGA LED 驱动

    上传时间: 2013-08-10

    上传用户:Amygdala

  • LCD CPLD(复杂可编程逻辑器件)

    LCD 因其轻薄短小,低功耗,无辐射,平面直角显示,以及影像稳定等特点,当今应用非常广泛。CPLD(复杂可编程逻辑器件) 是一种具有丰富可编程功能引脚的可编程逻辑器件,不仅可实现常规的逻辑器件功能,还可以实现复杂而独特的时序逻辑功能。并且具有ISP (在线可编\\r\\n程) [1 ] 功能,便于进行系统设计和现场对系统进行功能修改、 ...

    /dl/18005.html

    标签: CPLD LCD 可编程逻辑器件

    上传时间: 2013-08-16

    上传用户:zhliu007

  • fpga设计大礼包

    fpga设计大礼包,包括详细的流程介绍,引脚分配方案,设计思想等

    /dl/18085.html

    标签: fpga

    上传时间: 2013-08-19

    上传用户:15527161163

  • Verilog实现的DDS正弦信号发生器和测频测相模块

    Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,单片机进行计算和显示。

    /dl/18425.html

    标签: Verilog DDS 正弦信号发生器 模块

    上传时间: 2013-08-28

    上传用户:asdfasdfd

  • 基于锁相放大原理的微弱信号检测电路

    针对目前成品锁相放大器价格昂贵且体积大,传统窄带滤波法性能和灵活性差的特点,设计了基于锁相放大器原理的微弱信号检测电路。本电路采用单片机作为激励信号和参考信号的发生器,利用带关断引脚的运放实现相敏检波器,整个电路仅使用了5个运算放大器和一些阻容元件。实验表明,本电路能实现了从信噪比为0.1的被测信号中提 ...

    /dl/20341.html

    标签: 锁相放大 微弱信号 检测电路

    上传时间: 2014-12-23

    上传用户:开怀常笑

  • 更改ADM1073的电流限值

    ADM1073 –48 V热插拔控制器,可通过动态控制置于电源路径中外部N沟道FET上的栅极电压,精确限制该电源产生的电流。内部检测放大器可以检测连接在电源VEE和SENSE引脚之间的检测电阻上的电压。该电平体现了负载电流水平。检测放大器具有100 mV (±3%)的预设控制环路阈值。这意味着当检测电阻上检测到100 mV的电 ...

    /dl/20604.html

    标签: 1073 ADM 电流限值

    上传时间: 2013-10-30

    上传用户:packlj

  • 电容性负载稳定性输出引脚补偿

    运放

    /dl/20827.html

    标签: 电容性 引脚 负载稳定性 补偿

    上传时间: 2013-10-27

    上传用户:laozhanshi111

  • 数字电路设计中部分常见问题解析

    借助一个双向计时器的设计电路,以举例的形式对数字电路设计中3个方面的常见问题进行了较为详尽地分析,并提出了一些见解,即针对控制设计方面在分析了其实质要求的基础上提出解决问题的关键是选取合适的输入控制信号和正确列出真值表或状态表,针对时序方面通过比较同步和异步的特点并指出可采用同步的“分频” ...

    /dl/20877.html

    标签: 数字 电路设计

    上传时间: 2013-11-11

    上传用户:bnfm

  • 理想的电压反馈型(VFB)运算放大器

      运算放大器是线性设计的基本构建模块之一。在经典模式下,运算放大器由两个输入引脚和一个输出引脚构成,其中一个输入引脚使信号反相,另一个输入引脚则保持信号的相位。运算放大器的标准符号如图1所示。其中略去了电源引脚,该引脚显然是器件工作的必需引脚。 ...

    /dl/21303.html

    标签: VFB 电压反馈 运算放大器

    上传时间: 2013-11-14

    上传用户:dalidala