排序:上传时间 相关度 下载量 查看数

异步收发器 18337

按分类查找:

  • TMS320LF2407 DSP控制器的串行通信设计

    TI公司的TMS320LF2407型DSP微控制器内嵌的异步串行口(SCI)支持CPU与其它使用标准格式的异步外设之间的数字通讯,通过RS-232接口可以方便地进行DSP之间或与PC机之间的异步通信。而串行外设接口(SPI)是一个高速同步串行输入/输出(I/O)端口,常用于DSP控制器和外部器件或其它控制器间的通讯。本设计正是通过TMS320LF ...

    /dl/11084.html

    标签: 2407 TMS 320 DSP

    上传时间: 2013-07-01

    上传用户:huyanju

  • H.264编码解码器源码(c语言).zip

    可以用H.264编码解码器源码(c语言)

    /dl/11211.html

    标签: 264 zip 编码解码器 源码

    上传时间: 2013-07-08

    上传用户:wmwai1314

  • 通用变频器调速控制系统的设计与维护.pdf

    本书是作者多年来从事通用变频器控制系统设计与维护的教学和科研工 作的总结。它介绍了交流调速自动控制系统设计的基础知识, 着重讲述了通 用变频器的工作原理及控制系统的构造方法; 从实际工程出发, 既介绍了单 机控制系统的组成, 又介绍了多机同步传动变频器网络控制系统的组成知 识; 针对不同的生产工艺要求, 对通用变频 ...

    /dl/11377.html

    标签: 通用变频器 调速控制

    上传时间: 2013-08-05

    上传用户:dct灬fdc

  • 基于MF RC500的射频识别读写器设计

    主要介绍一种基于Philips 公司的MF RC500 的射频识别读写器的设计:首先介绍系统的组成以及MF RC500的特性,接着给出天线的设计规范,最后给出MCU 89C52与MF RC500的接口

    /dl/11395.html

    标签: 500 RC 射频识别 读写器

    上传时间: 2013-05-20

    上传用户:hzy5825468

  • 基于ARM和μCOSⅡ的调速器试验台的研究

    随着科学技术的飞速发展,各科学领域对测试技术提出了越来越高的要求。调速器试验台是调试、校验调速器性能的一种试验工具,是船舶修造厂、尤其调速器修造专业厂必须具有的试验设备。基于ARM嵌入式平台和uC/OS-II实时操作系统的嵌入式控制调速器试验台是基于国内外调速器测试技术的发展趋势和工作的实际要求。本调速试验台 ...

    /dl/11420.html

    标签: ARM COS 调速器 试验台

    上传时间: 2013-07-20

    上传用户:ggwz258

  • 大功率DCDC变换器ARM控制系统及EMC的研究

    本文对燃料电池车用DC/DC变换器的基本原理以及控制策略进行了较为详尽的分析和讨论,对基于ARM的DC/DC变换器控制系统的软硬件设计作了较为详尽的论述,对控制系统的电磁兼容作了详细的研究并给出了提高电磁兼容能力的措施。本文介绍了本课题研究的背景,燃料电池电动汽车的特性和研究的目的与意义并分析了大功率DC/DC变换器 ...

    /dl/11459.html

    标签: DCDC ARM EMC 大功率

    上传时间: 2013-07-12

    上传用户:wao1005

  • 调试器

    此为vc++调试器的说明,想要调试C++的朋友不妨看一下。

    /dl/11465.html

    标签: 调试器

    上传时间: 2013-06-05

    上传用户:aa17807091

  • 30152nh文件阅读器,nh文件浏览器下载

    30152nh文件阅读器,nh文件浏览器下载

    /dl/11555.html

    标签: 30152 nh 阅读器 浏览器

    上传时间: 2013-06-30

    上传用户:shinesyh

  • 一种简单高效的MPEG-2 MP@HL视频解码器

    本文基于数据驱动原理提出并用 FPGA 实现了MPEG-2 MP@HL 的视频解码器。该解码器中的各个模块具有高内聚,低耦合的特点。只要各个模块符合数据驱动的工作方式,模块就能自我正常工作。由

    /dl/11616.html

    标签: MPEG 视频解码器

    上传时间: 2013-06-19

    上传用户:y562413679

  • DVB系统中RS编解码器的FPGA实现

    该论文讨论如何采用一种串行无逆的Berlekamp-Massey(BM)算法,设计应用于DVB系统中的RS(204,188)信道编码/解码电路,并通过FPGA的验证.RS解码器的设计采用无逆BM算法,并利用串行方式来实现,不仅避免了求逆运算,而且只需用3个有限域乘法器就可以实现,大大的降低了硬件实现的复杂度,并且因为在硬件实现上,采用了3级流水线(pipe- ...

    /dl/11624.html

    标签: FPGA DVB RS编解码

    上传时间: 2013-08-05

    上传用户:BOBOniu