cpld实现的并行数据串行传输收发模块(类曼切斯特码)。最大2M并行码率。
/dl/445027.html
标签: cpld 并行数据 串行传输 并行
上传时间: 2017-05-26
上传用户:ggwz258
系统内部全部采用事件激发方式,所有工作线程都是由事件驱动模式,这样保证系统最大工作和效率在数据处理层和网关数据的传输调度上是采用异步,并行的处理模式,在最大程度上减 少IO操作对工作线程的影响,同时对数据库的采用批处理的模式,最大限度减少对数据库的IO操作。 ...
/dl/475941.html
标签: 模式 线程 方式
上传时间: 2013-12-17
上传用户:heart520beat
高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。 本文实现了基于FPGA的ADC并行测试方法。在阅读相关文献的基础上,总结了常用ADC参数测试方法和测试流程。使用FPGA实现时域参数评估算法和频域参数 ...
/dl/9060.html
标签: FPGA ADC 并行测试
上传时间: 2013-07-11
上传用户:tdyoung
随着信息时代的到来,用户对数据保护和传输可靠性的要求也在不断提高。由于信道衰落,信号经信道传输后,到达接收端不可避免地会受到干扰而出现信号失真。因此需要采用差错控制技术来检测和纠正由信道失真引起的信息传输错误。RS(Reed—Solomon)码是差错控制领域中一类重要的线性分组码,由于它编解码结构相对固定,性能 ...
/dl/9158.html
标签: FPGA 255 223
上传时间: 2013-04-24
上传用户:思琦琦
随着计算机技术和通信技术的迅速发展,数字视频在信息社会中发挥着越来越重要的作用,视频传输系统已经被广泛应用于交通管理、工业监控、广播电视、银行、商场等多个领域。同时,FPGA单片规模的不断扩大,在FPGA芯片内部实现复杂的数字信号处理系统也成为现实,因此采用FPGA实现视频压缩和传输已成为一种最佳选择。 本文将 ...
/dl/9367.html
标签: FPGA 数字视频 光纤传输系统
上传时间: 2013-06-27
上传用户:几何公差
本文对于全并行Viterbi译码器的设计及其FPGA实现方案进行了研究,并最终将用FPGA实现的译码器嵌入到某数字通信系统之中。 首先介绍了卷积码及Viterbi译码算法的基本原理,并对卷积码的纠错性能进行了理论分析。接着介绍了Viterbi译码器各个模块实现的一些经典算法,对这些算法的硬件结构设计进行优化并利用FPGA实现 ...
/dl/10003.html
标签: Viterbi FPGA 并行 译码器
上传时间: 2013-07-30
上传用户:13913148949
TLC1551是美国TI公司生产的10位并行输出模数转换器,该器件转换速度快,传输数据方便,应用电路简单.文中介绍了TLC1551的管脚功能、电气特性、工作原理和时序、应用电路及模数转换的单片机基本程
/dl/10823.html
标签: 1551 TLC 并行 输出
上传时间: 2013-07-26
上传用户:amwfhv
以嵌入式微处理器和嵌入式操作系统为核心的嵌入式技术,已在很多领域得到了广泛的应用。由于互联网的应用日益普及,信息共享的程度不断提高,传统的串行通讯和并行通讯方式的缺点日益凸出,嵌入式设备的网络化已经成为网络发展的必然趋势。Forrester Research的研究显示,到2010年,将有95%的连网设备不再是传统的计算机, ...
/dl/11681.html
标签: ARM 嵌入式系统 网络传输
上传时间: 2013-07-19
上传用户:zzy7826
可靠通信要求消息从信源到信宿尽量无误传输,这就要求通信系统具有很好的纠错能力,如使用差错控制编码。自仙农定理提出以来,先后有许多纠错编码被相继提出,例如汉明码,BCH码和RS码等,而C。Berrou等人于1993年提出的Turbo码以其优异的纠错性能成为通信界的一个里程碑。 然而,Turbo码迭代译码复杂度大,导致其译码延时 ...
/dl/12646.html
标签: Turbo FPGA 并行 编译码器
上传用户:ziyu_job1234
/dl/12958.html
上传用户:gzming
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机