排序:上传时间 相关度 下载量 查看数

幅相误差 4404

按分类查找:

  • 基于BP神经网络的超声测距误差补偿

    指出了超声波在测距应用中的局限性, 并给出解决方案。着重从新的角度补偿超声传感器的误差, 提出了用BP前馈神经网络补偿超声波声速受温度、湿度变化而引起的误差。

    /dl/36306.html

    标签: BP神经网络 超声测距 误差补偿

    上传时间: 2014-04-24

    上传用户:erkuizhang

  • 一种新型高功率微波相移器

    !!研究了一种新型高功率微波相移器%%%同轴插板式相移器!其设计思想为&在同轴波导内插入金属导体板!将同轴波导分为几个扇形截面波导!由于扇形截面波导中传输的82!!模相速度与同轴82; 模的相速度不同!通过改变插入金属板的长度就可以实现相移的调节. ...

    /dl/36335.html

    标签: 高功率 相移器

    上传时间: 2013-10-29

    上传用户:banlangen

  • LST-CPM系统的简化接收机

    提出了一种CPM信号Laurent分解和最小均方误差检测相结合的低复杂度接收机,在降低运算量的同时,保证了低信噪比情况下接近于最大似然ML、最优检测器的接收机性能。理论推导和仿真结果均验证了该算法的有效性。

    /dl/36441.html

    标签: LST-CPM 接收机

    上传时间: 2013-11-15

    上传用户:徐孺

  • 用二端口S参数来表征差分电路的特性

    用二端口S-参数来表征差分电路的特性■ Sam Belkin差分电路结构因其更好的增益,二阶线性度,突出的抗杂散响应以及抗躁声性能而越来越多地被人们采用。这种电路结构通常需要一个与单端电路相连接的界面,而这个界面常常是采用“巴伦”器件(Balun),这种巴伦器件提供了平衡结构-到-不平衡结构的转换功能。要通过直接测量的 ...

    /dl/36563.html

    标签: 二端口 S参数 差分电路

    上传时间: 2013-10-14

    上传用户:叶山豪

  • 单相逆变器光伏仿真程序--原文资料

    单相逆变器光伏仿真程序

    /dl/36922.html

    标签: 单相逆变器 光伏 仿真程序

    上传时间: 2013-11-20

    上传用户:362279997

  • 编码器倍频、鉴相电路在FPGA中的实现

    编码器倍频、鉴相电路在FPGA中的实现

    /dl/38800.html

    标签: FPGA 编码器 倍频 中的实现

    上传时间: 2013-10-27

    上传用户:royzhangsz

  • FPGA数字存储扫频仪(源代码+电路图+PCB图)

      频率特征测试仪是用来测量电路传输特性和阻抗特性的仪器,简称扫频仪。扫频信号源是扫频仪的主要功能部件,作用是产生测量用的正弦扫频信号,其 扫频范围可调,输出信号幅度等幅。本设计采用DDS(数字频率合成技术)产生扫频信号,以Xilinx FPGA为控制核心,通过A/D和D/A等接口电路,实现扫频信号频率的步进调整、幅 ...

    /dl/39151.html

    标签: FPGA PCB 数字存储 扫频仪

    上传时间: 2013-11-03

    上传用户:w50403

  • CPLD器件在两相混合式步进电动机驱动器中的应用

    文章详细介绍了一种以Xilinx 公司生产的CPLD 器件XC9536 为核心来产生电机绕组参考电流, 进而实现具有绕组电流补偿功能的两相混合式步进电动机10 细分和50 细分运行方式的方法。实践证明, 该方法可以有效地提高两相混合式步进电动机系统的运行效果。 ...

    /dl/40302.html

    标签: CPLD 器件 中的应用 步进电动

    上传时间: 2013-11-16

    上传用户:trepb001

  • 基于FPGA的数字三相锁相环的优化设计

    数字三相锁相环中含有大量乘法运算和三角函数运算,占用大量的硬件逻辑资源。为此,提出一种数字三相锁相环的优化实现方案,利用乘法模块复用和CORDIC算法实现三角函数运算,并用Verilog HDL硬件描述语言对优化前后的算法进行了编码实现。仿真和实验结果表明,优化后的数字三相锁相环大大节省了FPGA的资源,并能快速、准确 ...

    /dl/40355.html

    标签: FPGA 数字 三相 优化设计

    上传时间: 2013-10-22

    上传用户:emhx1990

  • 基于FPGA的全数字锁相环路的设计

    介绍了应用VHDL技术设计嵌入式全数字锁相环路的方法。详细描述了其工作原理和设计思想,并用可编程逻辑器件FPGA加以实面。

    /dl/40372.html

    标签: FPGA 全数字 锁相环路

    上传时间: 2013-10-20

    上传用户:yl8908