针对传统的Max-Log-Map译码算法时效性差、存储空间开销大的特点,本文对传统的Max-Log-Map译码算法进行了改进。改进的算法对前、后向度量使用了蝶形结构图,便于DSP实现;将原始帧均分为多个子块,设计子块间的并行运算以减小系统延迟;子块内采取进一步地优化措施,以减小数据存储量并提高译码速率。在DSP C6416平台上的仿 ...
/dl/31930.html
标签: Max-Log-Map DSP 译码算法
上传时间: 2013-11-08
上传用户:a296386173
文中基于带通信号的低通等效原理,采用数字希尔伯特滤波器实现了数字包络检波器,并在CCS中实现了软件调试。其中,通过使用LinkforCCS和DSP的函数库DSPLIB缩短了程序的开发时间,提高了算法的实现效率。
/dl/31969.html
标签: DSP 数字 调幅解调器 算法
上传时间: 2013-10-09
上传用户:gaoqinwu
摘要:简要介绍了CCS软件的主要功能,利用CCS软件,设计数字信号处理实验课程,实现了FFT算法的谱分析和FIR滤波器。
/dl/32008.html
标签: CCS DSP 算法 仿真实验
上传时间: 2013-10-22
上传用户:huanglang
DSP算法大全C语言版本
/dl/32015.html
标签: DSP C语言 算法 版本
上传时间: 2013-10-27
上传用户:zhyiroy
德州仪器 (TI) 处理器几乎能满足您所能想到的各种应用需求。我们阵营强大的处理器系列拥有各种价位、性能及功耗的产品可供选择,能满足几乎任何数字电子设计的要求。利用 TI 广博的系统专业知识、针对外设设计的全方位支持以及随时可方便获得的全套软件与配套模拟组件,您能够实现无穷无尽的设计方案。德州仪器 2008 年第二 ...
/dl/32035.html
标签: 数字信号处理 选择指南
上传时间: 2013-10-14
上传用户:jasson5678
在数字滤波器中,FIR滤波器是一种结构简单且总是稳定的滤波器,同时也只有FIR滤波器拥有线性相位的特性。传统的直接型滤波器运算速度过慢,而改进型的DA结构的滤波器需要过高的芯片面积消耗大量的逻辑资源很难达到运算速度以及逻辑资源节约的整体优化。本文提出了一种基于RAG算法的FIR滤波器,与传统的基于DA算法的滤波器结 ...
/dl/32063.html
标签: FPGA FIR 滤波器 优化算法
上传时间: 2014-12-28
上传用户:feilinhan
算法设计到硬件逻辑的实现 - 实验练习与Verilog语法手册
/dl/32115.html
标签: Verilog 算法设计 硬件 实验
上传时间: 2014-01-27
上传用户:dddddd55
同步技术是跳频系统的核心。本文针对FPGA的跳频系统,设计了一种基于独立信道法,同步字头法和精准时钟相结合的快速同步方法,同时设计了基于双图案的改进型独立信道法,同步算法协议,协议帧格式等。该设计使用VHDL硬件语言实现,采用Altera公司的EP3C16E144C8作为核心芯片,并在此硬件平台上进行了功能验证。实际测试表明 ...
/dl/32118.html
标签: FPGA 跳频系统 同步算法
上传时间: 2013-10-21
上传用户:JIMMYCB001
基于FFT算法的FPGA实现报告
/dl/32168.html
标签: FPGA FFT 算法 报告
上传时间: 2014-01-22
上传用户:363186
基于FPGA的FFT算法实现
/dl/32483.html
标签: FPGA FFT 算法
上传用户:chongchongsunnan
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机