文档为乘法器复用的多路FFT处理器研究与设计总结文档,是一份不错的参考资料,感兴趣的可以下载看看,,,,,,,,,,,,,
/dl/837277.html
标签: fft 处理器 乘法器
上传时间: 2022-06-28
上传用户:kjl
近年来,随着微电子技术的高速发展,数字图像压缩编码技术的逐渐成熟,实时图象处理在多媒体、HDTV、图像通信等领域有着越来越广泛的应用,图像压缩/解压的IC芯片也已成为多媒体技术的核心,实现这些算法芯片的研究成为信息产业的新热点.该文基于FPGA设计了JPEG图像压缩编解码芯片,通过改进算法优化结构,在合理地利用硬件资源的 ...
/dl/11878.html
标签: FPGA JPEG 编解码 芯片设计
上传时间: 2013-05-31
上传用户:yuying4000
近年来,语音识别研究大部分集中在算法设计和改进等方面,而随着半导体技术的高速发展,集成电路规模的不断增大与各种研发技术水平的不断提高,新的硬件平台的推出,语音识别实现平台有了更多的选择。语音识别技术在与DSP、FPGA、ASIC等器件为平台的嵌入式系统结合后,逐渐向实用化、小型化方向发展。 本课题通过对现有各种 ...
/dl/9183.html
标签: FPGA 语音识别 系统设计
上传时间: 2013-05-23
上传用户:ABCD_ABCD
双基地合成孔径雷达(简称双基地SAR或Bistatic SAR)是一种新的成像雷达,也是当今SAR技术的一个发展方向,在军用及民用领域都具有良好的应用前景,近年来成为研究的热点。本文则侧重于研究双基地SAR的距离一多普勒(R-D)成像算法的实现。 在双基地SAR系统及成像算法的研究方面,推导了双基地SAR的系统分辨特性及雷达方程,分 ...
/dl/11963.html
标签: FPGA SAR 机载 双基地
上传时间: 2013-07-26
上传用户:是王洪文
在很多高精度计算场合需要采用浮点运算。过去用门电路进行各种运算通常为定点运算,但其计算精度有限。随着现场可编程门阵(FPGA)的迅速发展,可以采用FPGA实现浮点运算。 本文首先介绍定点数和浮点数的格式,完成基于FPGA的几种常用浮点运算器的VHDL设计,包括浮点数与定点数之间的相互转换,浮点加法器、减法器、乘法器 ...
/dl/12596.html
标签: FPGA 浮点运算器
上传时间: 2013-05-20
上传用户:hechao3225
cpu设计中关于加法器,乘法器,除法器设计的ppt,希望对硬件学习的人有帮助
/dl/257125.html
标签: cpu 加法器
上传时间: 2016-02-09
上传用户:671145514
[VHDL经典设计26例]--在xilinx芯片上调试通过--[01--1位全加器][02--2选1多路选择器][03--8位硬件加法器][04--7段数码显示译码器][05--8位串入并出寄存器][6--8位并入串出寄存器][7--内部三态总线][8--含清零和同步时钟使能的4位加法计数器][9--数控分频器][10--4位十进制频率计][11--译码扫描显示电路][12--用状态机实现序 ...
/dl/292018.html
标签: xilinx VHDL 01 02
上传时间: 2014-09-06
上传用户:han_zh
1.1 数字信号处理技术概述 1.2 FPGA技术 1.2.1 按颗粒度分类 1.2.2 按技术分类 1.2.3 FPL的基准 1.3 DSP的技术要求 1.4 设计实现 1.4.1 FPGA的结构 1.4.2 Altera EP4CE115F29C ...
/dl/835293.html
标签: fpga 数字信号处理
上传时间: 2022-06-11
上传用户:kid1423
常用模拟集成电路,主要介绍运放、乘法器、有源滤波器、开关电容滤波等。
/dl/9000.html
标签: 模拟集成电路 应用手册
上传时间: 2013-05-17
上传用户:1966640071
书名:数字逻辑电路的ASIC设计/实用电子电路设计丛书 作者:(日)小林芳直 著,蒋民 译,赵宝瑛 校 出版社:科学出版社 原价:30.00 出版日期:2004-9-1 ISBN:9787030133960 字数:348000 页数:293 印次: 版次:1 纸张:胶版纸 开本: 商品标识:8901735 编辑推荐 -------------------------------------- ...
/dl/9031.html
标签: ASIC 数字逻辑电路
上传时间: 2013-06-15
上传用户:龙飞艇
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机