在quartus开发环境下,用硬件描述语言来实现不同的逻辑算法
/dl/17631.html
标签: quartus 开发环境
上传时间: 2013-08-08
上传用户:二驱蚊器
MAXPLUS_环境下的频率计设计及其完善
/dl/17671.html
标签: MAXPLUS 环境 频率计设
上传时间: 2013-08-09
上传用户:xianglee
利用FPGA实现DDS经过编译没有错误。编译环境为QuartusII7.2,该环境集成了IP核,可以提高开发效率。
/dl/17710.html
标签: QuartusII FPGA DDS 7.2
上传时间: 2013-08-10
上传用户:zhuyibin
设计了一种基于CPLD(复杂可编程逻辑器件)的低频数字相位测量仪
/dl/17758.html
标签: 可编程逻辑器件 低频 数字 相位测量仪
上传时间: 2013-08-11
上传用户:a155166
最重要的是七个从简单到复杂的实验,包括:基础实验一_FPGA_LED 基础实验二_seg7实验以及仿真 基础实验三_SOPC_LED 基础实验四_Flash烧写 基础实验五_定时器实验 基础实验六_按键以及PIO口中断实验 实验七_网卡使用 ,这些实验室用到了SOPC BUILDER 与NOIS ii ,使用Verilog 编写,有实验板和没有实验板的都可以用来学习。 ...
/dl/17805.html
标签: 实验
上传时间: 2013-08-12
上传用户:几何公差
LCD 因其轻薄短小,低功耗,无辐射,平面直角显示,以及影像稳定等特点,当今应用非常广泛。CPLD(复杂可编程逻辑器件) 是一种具有丰富可编程功能引脚的可编程逻辑器件,不仅可实现常规的逻辑器件功能,还可以实现复杂而独特的时序逻辑功能。并且具有ISP (在线可编\\r\\n程) [1 ] 功能,便于进行系统设计和现场对系统进行功能修改、 ...
/dl/18005.html
标签: CPLD LCD 可编程逻辑器件
上传时间: 2013-08-16
上传用户:zhliu007
在嵌入式FPGA开发环境(ISE7.1)下的Huffman编解码的程序.
/dl/18190.html
标签: Huffman FPGA 7.1 ISE
上传时间: 2013-08-21
上传用户:lepoke
HDTV视频内容创作的繁荣以及在带宽受限的广播信道环境中传送这些视频内容的方法,不断催生新的视频压缩标准和相关视频图像处理设备。
/dl/18207.html
标签: HDTV 视频 带宽 信道
上传时间: 2013-08-22
上传用户:daxigua
VHDL 源程序 开发环境:MAXPLUS II 10.2
/dl/18240.html
标签: MAXPLUS VHDL 10.2 II
上传用户:7676777
嵌入式系统外围接口电路的复杂可编程逻辑器件实现
/dl/18534.html
标签: 嵌入式系统 外围接口电路 可编程逻辑器件
上传时间: 2013-08-31
上传用户:zhouli
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机